
AD5532
最高位
0
模式位1
0
模式2位
CAL
OFFSET SEL
0
考位
最低位
A4 –A0
模式位
一。 10位输入串行写入字( SHA模式)
最高位
0
1
CAL
OFFSET SEL
0
考位
模式位
A4 –A0
DB1 3 -DB0
最低位
B 。 24位输入串行写入字( DAC模式)
最高位
1
0
CAL
OFFSET SEL
0
考位
模式位
10-BIT
串行字
写PART
14位数据
阅读部分之后
的下一个下降沿
SYNC
( DB13 = MSB DAC字)
最低位
A4 –A0
最高位
DB1 3 -DB0
最低位
。输入串行接口(获取并回读模式)
最高位
1
1
CAL
OFFSET SEL
0
考位
模式位
10-BIT
串行字
写PART
14位数据
阅读部分之后
的下一个下降沿
SYNC
( DB13 = MSB DAC字)
最低位
A4 –A0
最高位
DB1 3 -DB0
最低位
。输入串行接口(回读模式)
图19.串行接口格式
DB13–DB0
这些被用来写一个14位字到寻址的DAC
注册。显然,这是只有在DAC模式时有效。
串行接口被设计为允许轻松连接
大多数微控制器和DSP ,例如, PIC16C , PIC17C , QSPI ,
SPI, DSP56000 , TMS320 ,和ADSP- 21xx系列,而不需要
对于任何胶合逻辑。当连接到8051 ,在SCLK
必须反相。微处理器/微控制器接口
节介绍如何连接到一些流行的DSP和
微控制器。
图3 ,图4和图5示出了串行读的时序图和
写入AD5532 。该串行接口可工作在一个反面
连续的和不连续的串行时钟。的第一个下降沿
SYNC
重置计数的计数器的串行时钟数
确保正确的比特数被移入和移出的
串行移位寄存器。任何进一步的边缘上
SYNC
被忽略,直到
位的正确数目被移位或缩小。一旦正确的
比特用于所选模式的数目已经移位或缩小,
在SCLK被忽略。为了让其他串行传输带
地点计数器必须通过的下降沿来复位
同步。
在回读,第一个上升SCLK的下降沿后缘
SYNC
导致
OUT
离开它的高阻抗状态和数据
同步输出到为D
OUT
行以及在随后的SCLK
上升沿。对D
OUT
销返回到一个高阻抗
状态的第十四SCLK的下降沿。上的数据
D
IN
线路上的网络连接第一个锁存SCLK后的下降沿
第0版
落的边缘
SYNC
信号,并在随后的SCLK下降沿继续
荷兰国际集团的边缘。在回读
IN
被忽略。串行接口
不会使数据或缩小,直到它接收到的下降沿
该
SYNC
信号。
并行接口( SHA模式)
该SER / PAR位必须接低电平,使并行接口
面对和禁用串行接口。并行接口是
通过9针控制。
CS
低电平有效封装选择引脚。该引脚与共享
SYNC
函数为串行接口。
WR
低电平有效写引脚。上的地址引脚的值被锁存
上的上升沿
WR 。
A4–A0
五地址引脚( A4 =地址的最高位, A0 = LSB) 。这些都是
用于解决有关的信道(从可能的32)。
OFFSET_SEL
偏移选择引脚。这具有相同功能的Offset_Sel
在串行接口位。当它为高电平时,偏移信道是
解决。在A4 -A0地址被忽略,在这种情况下。
CAL
当该引脚为高电平时,所有32个通道采集V
IN
同时。
采集时间为45话
s
(典型值),精度可能
减少。
–13–