添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第822页 > AD5533ABC-1 > AD5533ABC-1 PDF资料 > AD5533ABC-1 PDF资料2第12页
AD5532
司机
V
IN
轨道
产量
舞台
V
OUT
1
设备
TEST
调节器
DAC
获得
电路
AD5532
门槛
电压
只有一个通道显示为简单起见,
图18.典型的ATE电路使用
轨道
输入
这在用户想要坡道的应用有用
V
IN
直到V
OUT
到达一个特定的水平(图18) 。 V
IN
是否
不需要被连续地获取的,而它正在提高。
轨道
可以保持低且仅当V
OUT
已达到其
所希望的电压是
轨道
拉高。在这个阶段中,
收购的V
IN
开始。
在所示的例子中,所希望的电压,需要在输出
把引脚驱动程序。此电压通过一个输入到表示
一个比较器。微控制器/微处理器坡道
在V输入电压
IN
通过DAC 。
轨道
保持低
而在V的电压
IN
斜了使V
IN
不continu-
盟友获得的。当达到对输出所需的电压
销驱动的,则比较器输出的开关。该
μC / μP
然后知道什么是必需的代码要被输入以便获得
在DUT所需要的电压。该
轨道
输入现在
带来高的部分开始收购V
IN
。在这个阶段
变低,直到V
IN
已被获取。输出缓冲
然后,从V开关
IN
至DAC的输出。
操作模式
D
OUT
线在一个14位串行格式。全面收购时间
必须经过之前的DAC寄存器中的数据可以同步输出。
4.回读模式
再次,这是一个回读模式,但没有获得被执行。
相关的通道寻址( 10位写, MSB在前)和
上的下一个下降沿
SYNC ,
在相关的DAC的数据
寄存器同步输出至为D
OUT
线在一个14位串行格式。
用户必须允许最后一个SCLK的400纳秒(分钟)下降沿继续
在10位写的边沿和下降沿
SYNC
in
14位读回。串行写入和读取的话可以
参见图19 。
该功能允许用户回读DAC寄存器代码
的任何一个信道。在DAC模式,这是非常有用的验证
的写周期。在SHA回读模式是,如果有用的系统
已被校准和用户想要知道什么样的代码中
DAC的对应于V期望的电压
OUT
。如果用户
再次要求该电压时,他可以输入代码直接到
DAC寄存器,而无需通过收购序列。
接口
串行接口
的AD5532可以在操作的四种不同的模式中使用
化。这些模式是由两个模式位,在头两个比特设置
串行字。
表II中。操作模式
该SER / PAR引脚接高电平使能串口和
禁用并行接口。串行接口被控制
由四个引脚如下:
SYNC ,
D
IN
, SCLK
模式位1
0
0
1
1
1. DAC模式
模式2位
0
1
0
1
经营模式
SHA模式
DAC模式
获取并回读
READBACK
标准的3线接口引脚。该
SYNC
引脚共享
CS
功能的并行接口。
D
OUT
数据输出引脚,用于读回DAC的内容
寄存器。数据同步输出在SCLK的上升沿
而且在SCLK的下降沿有效。
模式位
在这种标准模式下所选择的DAC寄存器加载串行。
这需要一个24位的写入(10比特来处理有关的DAC
加的DAC数据的额外14比特)。 MSB首先被写入。该
用户必须允许DAC连续写入的400纳秒(分钟)
模式。
2. SHA模式
有操作上述四种不同的模式。
CAL位
在这种模式下一个信道被寻址和信道获取
对V的电压
IN
。这种模式需要一个10位的写操作(参见图 -
URE 21 ),以解决相关的通道(V
OUT
0–V
OUT
31 ,偏移
通道或所有通道) MSB首先被写入。
3.采集和回读模式
在DAC模式,这是一个考位。当它为高,中,用于加载
全部为零或同时在32 DAC的所有的人。在SHA模式
所有32个通道采集V
IN
同时该位为高。
沙模式的采集时间为45则
s
(典型值),并准确
活泼可降低。该位被置为低电平时正常运行。
Offset_Sel位
如果被设置为高,偏移通道选择位A4-
A0被忽略。
考位
该模式允许获得V用户
IN
与读回的数据
在一个特定的DAC寄存器。相关渠道得到解决
( 10位写, MSB在前)和V
IN
在16个被收购
s
(最大值)。
收购完成后,下一个下降沿后
SYNC ,
在有关的DAC寄存器中的数据同步输出到
这必须设置为较低的部分的正确操作。
A4–A0
用于解决32个通道中(任意一项的A4 = MSB的
地址, A0 = LSB)。
第0版
–12–

深圳市碧威特网络技术有限公司