
17.86纳秒
CLK
地址
ADV #
t
LBS
t
LAH
2时钟初始接入时延
数据
5个时钟初始存取时间
数据
t
BACC
t
数据设置
数据
数据
数据
OE #
图2中。
56 MHz的5-1-1-1突发读
硬件接口
下面两个图描绘了闪存的CPU接口。
处理器
CLK
TS #
A11-A29
DQ0-DQ31
WEX #
OE #
CSX #
FL灰内存
CLK
ADV #
A18-A0
DQ31-DQ0
WE#
OE #
CE#
网络连接gure 3 。
连接到微处理器的一个X32闪存设备
用Flash WORD #引脚连接到V
DD
接口摩托罗拉MPC56x微控制器AMD的Am29BDD160G闪存
7