
AD73322L
字生长在抽取由采样确定
率。在64 kHz的采样之间,其中过采样率
Σ-Δ调制器和抽取器输出等于32 ,还有
是每三阶段的Sinc3滤波器的级5位。由于对称性
尝试的Σ-Δ调制器中, LSB总是有一个
零;因此,在16位ADC的输出字将具有2个LSB
等于零, 1由于Σ-Δ对称性和
另一种是填充零,以弥补在16位字。在
较低的采样率,抽取单词的增长会更大
大于16位的取样字,因此截断发生在
转移作为ADC字抽取输出。例如,
在8 kHz采样,文字的增长达到由于OSR 24位
256的Σ-Δ调制器和抽取器输出之间。
这就产生了每三阶段的Sinc3滤波器的阶段8位。
ADC编码
F
B
= 4kHz的
F
SINIT
= DMCLK / 8
一。模拟抗混叠滤波器的传递函数
信号传递函数
噪声传递函数
F
B
= 4kHz的
F
SINIT
= DMCLK / 8
B 。模拟Σ-Δ调制传递函数
ADC的编码方案是二进制补码格式(见
图8)。所述输出字由抽取形成的
过滤器,它从单个位输出生长的字长
Σ-Δ调制器,以高达24比特的字长度的
(这取决于所选择的抽取率),这是最后的输出
把ADC块。在数据模式下该值将被截断为
16位的串行数据输出( SDO )引脚输出。
V
REF
+ (V
REF
0.32875)
V
客栈
类似物
输入
V
REF
F
B
= 4kHz的
F
烧结矿
= DMCLK / 256
V
REF
– (V
REF
0.32875)
V
INP
。数字抽取滤波器的传递函数
10...00
00...00
01...11
ADC码差分
V
REF
+ (V
REF
0.6575)
V
客栈
类似物
输入
F
B
= 4kHz的
F
SFINAL
= 8kHz的
F
烧结矿
= DMCLK / 256
V
REF
– (V
REF
0.6575)
V
INP
。最终滤波器LPF ( HPF )传递函数
10...00
图7. ADC频率响应
抽取滤波器
00...00
01...11
ADC CODE单端
图8. ADC传递函数
在AD73322L中使用的数字滤波器进行了两个重要
功能。首先,它消除带外的量化
噪声,它是由模拟调制器和第二形,
它抽取高频比特流,以一个较低的速率-16-
位字。
抗混叠抽取滤波器是一个正弦-立方数字滤波器
这减少了来自DMCLK / 8的采样率,以DMCLK / 256,
并增加了从单个位的分辨率,以15位或更大的
(这取决于所选择的采样速率) 。它的Z变换由下式给出:
[(1 –
Z
–N
在混合控制/数据模式下,分辨率固定为15位,
与16位传送的MSB被用作一个标志位,以
表明在帧控制或数据。
解码器通道
该解码器的通道由数字内插器,数字
Σ-Δ调制器,单比特数字 - 模拟转换器
( DAC ) ,模拟平滑过滤器和可编程增益扩增
fiers与差分输出。
DAC编码
)/(1 –
Z
)]
–1
3
哪里
N
由采样率(n = 32 @ 64千赫SAM-设置
耦。 。 。
N
= 256 @ 8 kHz采样) 。因此,当采样
率是64千赫, 25的最小群延迟
s
可以实现的。
该DAC编码方案是在二进制补码格式
0x7FFF的是全面积极为0x8000是全
规模负。
–12–
第0版