位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第802页 > ASM5I9772A-52-ER > ASM5I9772A-52-ER PDF资料 > ASM5I9772A-52-ER PDF资料1第7页

2005年6月
修订版0.3
AC电气规格
(VDD = 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
1
参数
f
VCO
f
XTAL
ASM5I9772A
描述
VCO频率
晶振频率范围
条件
见表7
÷ 4反馈
÷ 6反馈
÷ 8反馈
÷ 10回应
÷ 12反馈
÷ 16反馈
÷ 20反馈
÷ 24反馈
÷ 32反馈
÷ 40反馈
旁路模式
( PLL_EN = 0)
0.7V至1.7V
÷ 2输出
÷ 4输出
÷ 6输出
÷ 8输出
÷ 10输出
÷ 12输出
÷ 16输出
÷ 20输出
÷ 24输出
f最大< 100兆赫
f最大> 100兆赫
0.6V至1.8V
TCLK到FB_IN
A银行内斜
在B银行歪斜
在C银行歪斜
民
200
10
50
33.3
25
20
16.6
12.5
10
8.3
6.25
5
0
25
-
100
50
33.3
25
20
16.6
12.5
10
8.3
-
47.5
45
0.1
-125
-
-
-
-
-
-
-
-
-
-
-
-
-
典型值
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
1.3–2.0
0.7–1.3
0.9–1.3
0.6–1.1
0.6–0.9
0.4–0.6
0.6–0.9
最大
380
25
95
63.3
47.5
38
31.6
23.75
19
15.8
11.8
9.5
200
75
1.0
190
95
63.3
47.5
38
31.6
23.75
19
15.8
20
52.5
55
1.0
125
75
100
150
400
10
10
-
-
-
-
-
-
-
单位
兆赫
兆赫
f
in
输入频率
兆赫
f
refDC
t
r
, t
f
输入占空比
TCLK输入上升/下降时间
%
nS
f
最大
最大输出频率
兆赫
f
SCLK
DC
t
r
, t
f
t
(φ)
t
SK ( O)
t
SK ( B)
t
PLZ , HZ
t
PZL ,ZH
串行时钟频率
输出占空比
输出上升/下降时间
传播延迟
(静态相位偏移)
输出至输出扭曲
银行对银行斜
输出禁止时间
输出使能时间
÷ 4反馈
÷ 6反馈
÷ 8反馈
÷ 10回应
÷ 12反馈
÷ 16反馈
÷ 20反馈
兆赫
%
nS
pS
pS
pS
nS
nS
BW
PLL的闭环带宽
( -3分贝)
兆赫
注:1, AC特点,适用于50Ω至VTT并行输出端接。输出是在相同的电源电压,除非另有说明。参数
通过特性保证,不是100 %测试。
2.5V或3.3V , 200兆赫, 12路输出零延迟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
7 15