位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1687页 > AM42BDS640AGBD8IT > AM42BDS640AGBD8IT PDF资料 > AM42BDS640AGBD8IT PDF资料1第10页

P L I M I N A R
引脚说明
A19–A0
A21–A20
DQ15–DQ0
CE #楼
CE1#s
CE2s
OE #
WE#
UB # s
LB # s
RESET#
V
CC
f
= 20地址输入(通用)
= 2地址输入(闪光)
= 16的数据输入/输出(普通)
=芯片使能(闪存)
=芯片使能1 ( SRAM )
=芯片使能2 ( SRAM )
=输出使能(普通)
=写使能(普通)
=高字节控制( SRAM )
=低字节控制( SRAM )
=硬件复位引脚,低电平有效
=闪存1.8伏,只有单电源
供应(见产品选型指南
速度选项和电压支持
层公差)
= &输入输出缓冲电源
必须连接到V
CC
f.
= SRAM电源
=设备接地(公共)
=引脚内部没有连接
=就绪输出;表示的状态
突发读取。低=数据无效
在预期的时间。高=数据有效。
= CLK不需要在异步
模式。在突发模式下,在初始
字被输出时,随后的活性
CLK的边缘增加了内部
地址计数器。
=地址有效输入。指示DE-
副该有效地址存在
在地址输入端( A21 - A0 ) 。
低=异步模式, indi-
盖茨有效的地址;对于突发模式,
使起始地址是
锁存。
20
高=设备将忽略地址IN-
看跌期权
WP #
=硬件写保护输入。在V
IL
,
禁止编程和擦除功能
系统蒸发散在最外边的两个部门。
应该是在V
IH
对于所有其他条件
系统蒸发散。
- 在V
ID
,加快编程;
在非自动放置设备
锁旁路模式。在V
IL
,锁定所有
部门。应该是在V
IH
对于所有其它
条件。
加
逻辑符号
A19–A0
A21–A20
CE #楼
CE1#s
CE2s
OE #
WE#
WP #
RESET#
UB # s
LB # s
加
AVD #
CLK
RDY
DQ15–DQ0
16
V
IO
f
V
CC
s
V
SS
NC
RDY
CLK
AVD #
2002年11月1日
Am42BDS640AG
9