位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第636页 > MPC755BPX300LE > MPC755BPX300LE PDF资料 > MPC755BPX300LE PDF资料1第4页

特点
2
特点
分支处理单元
- 每个时钟周期的指令四取
- 每个周期的一个分支处理(加分辨两个猜测)
- 最多一个推测数据流中执行,以获取一个额外的投机性流
- 512项分支历史表( BHT )进行动态预测
- 64项, 4路组相联的分支目标指令缓存( BTIC )消除分支延迟
老虎机
派遣单位
- 完整的硬件检测的依赖(在执行单元解决)
- 调度了两个指令以六个独立的单元(系统中,分支,加载/存储,定点单元1中,
定点单元2 ,浮点)
- 控制序列化( predispatch ,执行postDispatch ,执行串行化)
解码
- 注册文件访问
- 转发控制
- 部分指令解码
竣工
- 六录入完成缓冲器
- 指令跟踪和峰值完成每个周期两条指令
- 完成的程序顺序的指令,同时支持乱序指令执行,
完成序列化,并且所有的指令流的变化
共用32个GPR的整数运算定点单位( FXUs )
- 定点单元1 ( FXU1 ) -multiply ,隔膜,平移,旋转,算术,逻辑
- 定点单元2 ( FXU2 ) -Shift ,旋转,算术,逻辑
- 单周期运算,移位,旋转,逻辑
- 乘法和除法(多循环)
- 早出乘
浮点单元和32项FPR文件
- 支持IEEE标准754的单精度和双精度浮点运算
- 对于除法硬件支持
- 对非规格化数硬件支持
- 单次入境保留站
- 支持非IEEE模式,时间要求严格的操作
- 三个周期的延迟,一个周期的吞吐量,单精度乘加
- 三周期的延迟,单周期的吞吐量,双精度加
MPC755 RISC微处理器硬件规格,版本6.1
本节总结了实施MPC755 PowerPC架构的特点。主要特点
在MPC755如下:
4
飞思卡尔半导体公司