添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第331页 > CY7C1487V33-150BGC > CY7C1487V33-150BGC PDF资料 > CY7C1487V33-150BGC PDF资料2第12页
初步
IEEE 1149.1串行边界扫描( JTAG )
该CY7C1483V33 / CY7C1481V33 / CY7C1487V33其纳入
率的串行边界扫描测试访问端口(TAP)的
BGA封装而已。该TQFP封装不提供此
功能。此端口的运行符合IEEE
标准1149.1-1900 ,但不具有的功能集
需要充分1149.1达标。从这些功能
IEEE规范被排除在外,因为他们的包容
放置在SRAM中的临界速度路径的附加延迟。
注意,在做的方式TAP控制器的功能
与使用1149.1其他设备的操作不冲突
完全符合水龙头。 TAP在工作时采用JEDEC
标准的3.3V的I / O逻辑电平。
禁用JTAG特性
它是可以操作的SRAM不使用JTAG
功能。要禁用TAP控制器,必须将TCK连接LOW
(V
SS
),以防止在设备的时钟。 TDI和TMS是跨
应受拉,可能是无关的。他们可能交替
连接到V
DD
通过一个上拉电阻。 TDO应
悬空。上电时,该设备将拿出
在复位状态下,不会与该操作干扰
装置。
测试访问端口( TAP ) - 测试时钟
测试时钟仅用于TAP控制器。所有输入
被捕获在TCK的上升沿。所有输出驱动
从TCK的下降沿。
测试模式选择
TMS输入用于向TAP控制器发出命令
并进行采样,在TCK的上升沿。这是允许的,以
离开这个引脚悬空,如果不使用水龙头。该引脚为
拉起内部,从而产生逻辑高电平。
测试数据输入( TDI )
TDI管脚用于以串行输入信息进
寄存器,并且可以连接到任何的所述输入
寄存器。 TDI和TDO之间的寄存器所选择的
被加载到TAP指令寄存器指令。为
在加载指令寄存器的信息,请参阅TAP
控制器状态图。 TDI在内部上拉,并能
未连接,如果TAP是未使用的应用程序。 TDI是
连接到任何寄存器的最高有效位(MSB ) 。
测试数据输出( TDO )
在TDO输出引脚用于串行数据时钟输出从
寄存器。根据当前的输出是活动的
TAP状态机的状态(参见TAP控制器状态
图)。在TCK的下降沿输出变化。
的任何TDO连接于最低有效位( LSB)的
注册。
执行TAP复位
复位通过将TMS强制执行HIGH (V
DD
)五上涨
TCK的边缘。该复位不影响操作
而SRAM的SRAM中,并且可以被执行
操作。上电时, TAP会在内部复位,以确保
这TDO处于高阻状态。
TAP寄存器
CY7C1481V33
CY7C1483V33
CY7C1487V33
寄存器连接在TDI和TDO引脚之间
允许数据被扫描入出SRAM测试的
电路。只有一个寄存器可以通过时间来选择
指令寄存器。数据被串行地加载到TDI管脚
在TCK的上升沿。数据是在TDO引脚输出
TCK的下降沿。
指令寄存器
三个位指令可以被串行加载到指令
注册。当它被放置之间的此寄存器被加载
TDI和TDO引脚如图所示,在TAP控制器模块
图。上电时,指令寄存器装入
IDCODE指令。它还加载IDCODE
如果指令控制器处于复位状态如
在上一节中描述。
当TAP控制器处于CaptureIR状态时,两个最低
显著位被装入一个二进制的“ 01”模式,以允许
故障的板级串行测试路径的隔离。
旁路寄存器
为了节省时间,当依次通过寄存器移位的数据,它是
有时有利跳过某些状态。旁路
寄存器是一个单比特寄存器,它可以被放置的TDI之间
和TDO引脚。这允许数据通过移位
SRAM具有最小的延迟。旁路寄存器被置为低电平
(V
SS
)当执行BYPASS指令。
边界扫描寄存器
边界扫描寄存器连接到所有的输入和
输出引脚上的SRAM 。几无连接( NC)引脚
还包括在扫描寄存器中保留的标签以获得更高
密度的器件。在X36配置有一个70位长
注册和X18配置有一个51位长的寄存器。
边界扫描寄存器装入的内容
RAM输入和输出环,当TAP控制器处于
Capture-DR状态,然后在TDI和之间放置
TDO引脚当控制器移动到Shift-DR状态。
在EXTEST , SAMPLE / PRELOAD和SAMPLE Z指令
令可以被用来捕获输入的内容,并
输出环。
边界扫描顺序表显示的顺序的
位的连接。每个位对应于所述凸块中的一个
关于SRAM封装。寄存器的MSB连接
到TDI, LSB连接到TDO 。
标识(ID )注册
ID寄存器中装入了一个供应商特定的, 32位的代码
在Capture-DR状态时, IDCODE指令
在指令寄存器加载。 IDCODE已硬连线
入SRAM并且可以被移出时,TAP控制器
在Shift-DR状态。 ID寄存器具有供货商代码和
在识别寄存器描述的其他信息
定义表。
TAP指令集
八个不同的指令可以用三个位
指令寄存器。所有的组合中列出的
指令代码表。这三个指令列
作为保留,不应使用。其他五个指令
系统蒸发散在下文中详细描述的。
文件编号: 38-05284修订版**
第12页30

深圳市碧威特网络技术有限公司