位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第331页 > CY7C1487V33-150BGC > CY7C1487V33-150BGC PDF资料 > CY7C1487V33-150BGC PDF资料2第10页

初步
周期说明
(续)
[1, 2, 3, 4]
下一个周期
暂停阅读
暂停阅读
暂停阅读
开始写
开始写
开始写
继续写
继续写
挂起写
挂起写
ZZ “睡眠”
添加。二手
当前
当前
当前
当前
当前
外
NEXT
NEXT
当前
当前
无
ZZ
0
0
0
0
0
0
0
0
0
0
1
CE
3
X
X
X
X
X
0
X
X
X
X
X
CE
2
X
X
X
X
X
1
X
X
X
X
X
CE
1
X
1
1
X
1
0
X
1
X
1
X
ADSP
1
X
X
1
X
1
1
X
1
X
X
睡眠模式
第四
地址
A[1:0]
11
10
01
00
ADSC
1
1
1
1
1
0
1
1
1
1
X
ADV
1
1
1
1
1
X
0
0
1
1
X
CY7C1481V33
CY7C1483V33
CY7C1487V33
OE
0
1
0
X
X
X
X
X
X
X
X
DQ
DQ
高阻
DQ
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
写
读
读
读
写
写
写
写
写
写
写
X
交错突发序列
第一次
地址
A[1:0]
00
01
10
11
第二
地址
A[1:0]
01
00
11
10
第三
地址
A[1:0]
10
11
00
01
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE上, ADSP和ADSC必须保持
处于非活动状态吨的持续时间
ZZREC
在ZZ输入后回报
低。
线性突发序列
第一次
地址
A[1:0]
00
01
10
11
第二
地址
A[1:0]
01
10
11
00
第三
地址
A[1:0]
10
11
00
01
第四
地址
A[1:0]
11
00
01
10
ZZ模式电气特性
参数
I
DDZZ
t
ZZS
t
ZZREC
描述
贪睡模式
待机电流
设备操作
ZZ
ZZ恢复时间
测试条件
ZZ > V
DD
– 0.2V
ZZ > V
DD
– 0.2V
ZZ < 0.2V
2t
CYC
分钟。
马克斯。
待定
2t
CYC
单位
mA
ns
ns
文件编号: 38-05284修订版**
第10页30