
初步的技术数据
ADuC834
参数
外部程序存储器
ALE脉宽
t
LHLL
地址有效到ALE低
t
AVLL
地址保持ALE低后
t
LLAX
t
LLIV
ALE低到有效指令
t
LLPL
ALE低
PSEN
低
PSEN
脉宽
t
PLPH
t
PLIV
PSEN
低到有效指令
t
PXIX
输入指令后保持
PSEN
输入指令后浮
PSEN
t
PXIZ
t
特拉维夫
地址在有效指令
t
PLAZ
PSEN
低到地址浮
t
PHAX
地址保持后
PSEN
高
12.58 MHz的Core_Clk
民
最大
119
39
49
218
49
193
133
0
54
292
25
0
0
0
t
CORE
– 25
5t
CORE
– 105
25
t
CORE
– 30
3t
CORE
– 45
3t
CORE
– 105
可变Core_Clk
民
最大
2t
CORE
– 40
t
CORE
– 40
t
CORE
– 30
4t
CORE
– 100
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
科幻gure
3
3
3
3
3
3
3
3
3
3
3
3
CO RE_C LK
t
LH LL
勒( O)
t
A V LL
t
LL P L
t
P L P ^ h
t
LL IV
P性S E
(O)
t
P L IV
t
P X IZ
t
P XIX
指令
(中)
t
LL中的X
t
P L (A Z)
P 2 O 5 RT 0 ( I / O)
P CL
(下)
t
一个VIV
t
P H A X
P 2 O 5 RT 2 ( O)
P CH
图3.外部程序存储器读周期
REV 。中华人民共和国( 2002年3月12日)
–9–