位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1470页 > ADP3204JCP-REEL7 > ADP3204JCP-REEL7 PDF资料 > ADP3204JCP-REEL7 PDF资料1第11页

ADP3204
110
I
CS
- 电流限制阈值 - 一个
0
OUT = HIGH , RHYS = 17K
A
–50
–100
–150
–200
OUT =低, RHYSSET = 170K
OUT = HIGH , RHYSSET = 170K
滞环电流 -
OUT = HIGH , RHYS = 170K
0
OUT =低, RHYS = 170K
OUT =低, RHYSSET = 17K
–250
–300
OUT = HIGH , RHYSSET = 17K
–350
OUT =低, RHYS = 17K
–110
0
20
40
60
80
100
温度 - C
0
20
40
60
80
100
环境温度 - C
TPC 7.核心滞环电流与温度的关系
TPC 8.电流限制阈值与温度的关系
工作原理
概观
意见/电流检测
设有一个新的专有1-,2-或3-通道降压转换器
由ADI公司开发的滞回控制架构,
ADP3204是为最优核心电压控制液
IMVP- II和IMVP -III代微处理器。复
无论是IMVP规范的多层次监管要求
化很容易与高度集成功能 - 实施
先进而精湛这个控制器。
功率转换控制架构
精确的电流检测是必要的,以实现输出电压
定位准确,这反过来,需要以允许
要使用输出电容器的最小数目来包含
瞬变。电流检测电阻器用于每个电感之间
和输出电容器。以允许控制操作
没有放大器,负反馈信号被复用
从电感器或电流感测电阻器的上游侧,
和一个正反馈信号,如果需要的负载线调谐,是
从输出侧或下游侧取。
通过VID ,偏移和载重线输出电压编程
驱动的各声道的是使用外部实现
的驱动程序,如ADP3415 。每一个PWM接口引脚
信道, OUT1,OUT2和OUT3 ,设置。单独
销,
DRVLSD ,
命令驾驶员可启用或禁用同步的
在每个信道的关断时间知性整流器操作。该
同样
DRVLSD
引脚连接到所有三个驱动程序。
该ADP3204采用滞回控制。从电阻
在HYSSET引脚接地设置的切换电流
双向转换成电阻的RAMP之间的互连
和CS +引脚。这个电流的开关设置迟滞。
在多通道配置中,滞回控制要求
在所有信道复用的信息。电感电流
被驱动为高电平,控制相对于上信道的
滞后的限制。中的信道的共同关断时间,
电感器的电流进行平均并相比较
较低的滞后限制。这种专有的关断时间平均
技术用于消除了系统的偏移,否则
出现在一个完全复滞环控制系统。
赔偿金
在IMVP- II和IMVP -Ⅲ的规格,输出电压
是两个核心电流的函数(根据指定的
负载线)和系统的操作模式(即,性能或
电池优化,正常或深度睡眠时钟状态,或更深
睡眠) 。该VID代码程序的“标称”的核心电压。
核心电压沿随负载电流的函数
负载线,这是同义的输出电阻
功率转换器。核心电压也由一个直流偏移
价值通常指定为百分比取决于
操作模式。电压偏移也称为“偏移”。
两个引脚, BSHIFT和DSHIFT ,用于编程
的电压的变化幅度。电压的变化是accom-
通过注入的电流在负输入引脚的节点plished
反馈比较。电阻端接在销
确定的电压的大小“移位”。
另外两个管脚,
BOM
和
DPSLP ,
用于激活的
各两班只在自己的低电平状态。在
ADP3204 ,该位移是相互排斥的,与深
睡眠移位(由受控
DPSLP
和DSHIFT引脚)被
占主导地位。另一脚, DPRSLP ,既消除
移动仅在高电平状态。其断言对应
深层次的睡眠运行模式。
限流
如同所有的ADI产品为核心电压控制中,控制器
是与ADOPT补偿,它提供了兼容
规定的电压范围内获得最佳的输出电压围堵
使用尽可能少的窗口或沿指定的负载线
输出电容器。电感纹波电流保持在一个固定的
而输出电压被调节以可编程的值
完全可编程的电压定位参数,它可以
被调谐,以优化设计为任何特定的CPU稳压
化规范。通过控制所述纹波电流,而不是
纹波电压,与之相关联的频率变化
对于标准的纹波调节器改变输出阻抗将
不会出现。
第0版
在HYSSET针和一个电阻器来设置当前
从CS-引脚的电流检测该公共节点
电阻设置电流限制。如果电流限制阈值
触发的,滞后被施加到阈值以使滞回
中的电流受限制的操作模式控制被保持。
–11–