
M48Z2M1 , M48Z2M1Y
图3.框图
VCC
A0-A20
动力
E
电压检测
和
开关
电路
2048K ×8
SRAM阵列
DQ0-DQ7
E
W
G
国内
电池
VSS
AI02050
能够经过芯片的后启用访问时间
(t
ELQV
)或输出启用访问时间(t
GLQV
) 。该
八三态数据I / O信号状态
由E和G.控制。如果输出被激活
吨前
AVQV
中,数据线将被驱动至
不确定的状态,直到吨
AVQV
。如果该地址在 -
看跌期权被改变,而E和G保持低电平,输出
数据有效期为输出数据保持时间
(t
AXQX
),但走不定,直到下一个AD-
装扮访问。
写模式
该M48Z2M1 / 2M1Y是在写模式当时─
以往W和E为主动。写的是开始
从后面出现的下降沿引用
W或E.写由早期的崛起终止
W或E的边缘
该地址必须在整个持有有效
周期。 或W必须返回高电平最小的t
EHAX
给E或T
WHAX
从W的开始之前
另一种读或写周期。输入数据必须是有效的
t
DVEH
或T
DVWH
之前写的结尾,并保持
有效的对于T
EHDX
或T
WHDX
之后。 应保持
在写周期,以避免总线争高;
虽然,如果输出总线已经被激活的
低E和G , W上低将禁止输出
t
WLQZ
后W跌倒。
表4. AC测量条件
输入上升和下降时间
输入脉冲电压
输入和输出时序参考。电压
≤
5ns
0至3V
1.5V
注意,输出高阻被定义为点数据是无
再驱动。
图4.交流测试负载电路
5V
1.9k
设备
下
TEST
1k
OUT
CL = 100pF的或5pF的
CL INCLUDES夹具电容
AI01030
3/12