
DS80C400网络微控制器
针
59
58
57
20
21
22
23
24
25
26
27
48
47
46
45
44
43
42
41
35
34
33
32
31
30
29
28
56
55
54
53
52
名字
A13
A14
A15
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
P4.0
P4.1
P4.2
P4.3
P4.4
P4.5
P4.6
P4.7
P5.0
P5.1
P5.2
P5.3
P5.4
P5.5
P5.6
P5.7
P6.0
P6.1
P6.2
P6.3
P6.4
PORT
P6.0
备用功能
CE4
程序存储器芯片使能4
PORT
备用功能
P5.0
C0TX CAN0发射输出
P5.1
C0RX CAN0接收输入
P5.2
T3定时器3的外部输入
P5.3
无
P5.4
PCE0
外围芯片使能0
P5.5
PCE1
外围芯片使能1
P5.6
PCE2
外围芯片使能2
P5.7
PCE3
外围芯片使能3
端口6 , I / O。
端口6可以作为一个8位双向I / O口,作为程序和数据存储器地址/削片
使能信号和/或第三个串行端口。端口6的复位状态是通过弱上拉所有位为逻辑1 。
逻辑1状态也作为输入模式下,由于外部电路对端口写入能够覆盖弱
上拉。当软件清除所有端口引脚为0 ,设备激活强下拉,一直保持到
无论是1写入端口引脚或复位。写1后,该端口已经在0激活强大的
转型的驱动程序,之后维持弱上拉。一旦瞬时强大的驱动器关闭,端口
再次变为输出(和输入)高电平状态。
PORT
备用功能
P3.0
RXD0串口0接收
P3.1
TXD0串口0发送
P3.2
INT0
外部中断0
P3.3
INT1
外部中断1
P3.4
T0定时器0外部输入
P3.5
T1 / CLKO定时器1外部输入/外部时钟输出
P3.6
WR
外部数据存储器写选通
P3.7
RD
外部数据存储器读选通
4端口,I / O 。
口4可以作为一个8位双向I / O端口,和作为源为外部地址和
芯片使能用于程序和数据存储器的信号。端口引脚被配置为通过I / O或内存信号
在P4CNT寄存器。端口4的复位状态是通过弱上拉所有位为逻辑1 。逻辑1状态
也作为输入模式,因为外部电路对端口写入能够覆盖弱上拉。当
软件清除所有端口引脚为0 ,设备激活强下拉,留在直到1写入
到端口引脚或复位。写端口1后一直处于0激活强跳变驱动,
其次是持续走弱的上拉。一旦瞬时强大的驱动器关闭,端口再次
变为输出(和输入)高电平状态。
PORT
备用功能
P4.0
CE0
程序存储器片选0
P4.1
CE1
程序存储器芯片使能1
P4.2
CE2
程序存储器芯片使能2
P4.3
CE3
程序存储器片选3
P4.4
A16程序/数据存储器地址16
P4.5
A17程序/数据存储器地址17
P4.6
A18程序/数据存储器地址18
P4.7
A19程序/数据存储器地址19
端口5 , I / O 。
端口5可以作为一个8位双向I / O口, CAN接口,定时器3的输入,和/或
外设使能信号。端口5的复位状态是通过弱上拉所有位为逻辑1 。逻辑1
国家也作为输入模式,由于外部电路对端口写入能够覆盖弱上拉。
当软件清除所有端口引脚为0 ,设备激活强下拉,留在直到一1
写入端口引脚或复位。港口一直处于0后写1激活一个强大的转换
驱动程序,之后维持弱上拉。一旦瞬时强大的驱动器关闭,端口再次
变为输出(和输入)高电平状态。
功能
P2.2
A10程序/数据存储器地址10
P2.3
A11程序/数据存储器地址11
P2.4
A12程序/数据存储器地址12
P2.5
A13程序/数据存储器地址13
P2.6
A14程序/数据存储器地址14
P2.7
A15程序/数据存储器地址15
端口3 , I / O。
端口3作为8位双向I / O口,并作为多种资源的备用接口
在传统的8051发现端口3的复位状态是通过弱上拉所有位为逻辑1 。逻辑
1国家也作为输入模式,因为外部电路对端口写入能够覆盖弱上拉。
当软件清除所有端口引脚为0 ,设备激活强下拉,留在直到一1
写入端口引脚或复位。港口一直处于0后写1激活一个强大的转换
驱动程序,之后维持弱上拉。一旦瞬时强大的驱动器关闭,端口再次
变为输出(和输入)高电平状态。
30 97