位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1019页 > AHA4012B-006PJC > AHA4012B-006PJC PDF资料 > AHA4012B-006PJC PDF资料2第16页

先进的硬件架构,公司
2.11厘定解码器
性能极限
AHA4012B支持可编程功能
允许系统设计者确定
信道性能。这种可编程功能,
称为误差阈值,P,设置了若干
标记的前就可以由芯片的错误
阻止无法纠正的。擦除扰控制位
控制字节的寄存器决定
CRTN输出引脚的状态。
P和R 2都是由独立选择
初始化控制序列中的用户。
P和R的各个结构进行说明
如下:
P > R该不是,因为这是一个明智的选择
意味着更多的校验字节被分配
对于(修正只)的目的不是有
总共校验字节(用于校正
和检测) 。该设备将工作,如果P
被设定为等于R.
P = R此配置最大化的能力
纠正错误,特别是当R本身具有
被选择为20的最大值。
这是通常的选择。这种情况
导致CRTN输出标记的消息
块作为不可纠正的错误级别
超过假定的设备是
有能力的。
P < R此增加了错误检测的电平
能力。这种情况会导致CRTN
输出到标志的消息块
无法纠正在低于一个错误级别
该装置是有能力的。此模式
只适用于擦除。
警告:
输出块可以在块损坏
超过ECC模块的校正能力。
2.12擦除
该芯片能够利用擦除
信息。 - [R擦除可在任何被校正
方框假设没有未标记的错误。
的纠错能力是:
E
+ 2e
≤
R
其中E =擦除次数(标记错误)
无人盯防的错误E =数量
R =检验符号的数目
如果有多于P或R擦除的
擦除信息将被丢弃,并且完整的错误
修正尝试。该芯片可
编程到调用这样一个块
不可校正的或没有。如果程序不是召
阻止无法纠正( ERC位设置为1 ) ,在ECC会
利用完整的纠错能力,如果决定
该块是可纠正的。
3.0
操作说明
本节介绍的关系
对于芯片的各种功能相关联的信号。
3.1
时钟
时钟输入到芯片必须满足定时
在图7中示出的要求的芯片是完全
静态从而使时钟停止在任一
有效或无效状态无限期
没有存储的信息丢失。
图7:
CLK特点
CLK
1
2
5
3
4
1
数
1
2
3
4
5
描述
CLK上升时间
CLK高电平时间
CLK下降时间
CLK低的时间
CLK周期
最低
50
最大
5
5
单位
纳秒
纳秒
纳秒
纳秒
纳秒
50
166.7
本说明书中的所有时序图使用时钟, CLK引脚作为参考点。
第12页24
PS4012B-0100