位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第506页 > CYV15G0404RB-BGC > CYV15G0404RB-BGC PDF资料 > CYV15G0404RB-BGC PDF资料1第12页

初步
在该范围控制强制RXPLL VCO的时间
跟踪TRGCLKx ±时, LFIx输出为低电平。经过
有效的串行数据流被施加,则可能需要一
PLL前范围控制采样周期
锁定到输入数据流,在此之后LFIx应
高。
操作串行信号速率和允许的范围
TRGCLK ±频率列于
表2中。
表2.运行速度设置
TRGCLKx ±
频率
(兆赫)
版权所有
19.5 – 40
20 – 40
40 – 80
40 – 75
80 – 150
800 – 1500
400 – 800
信号
速率(Mbps )
195 – 400
CYV15G0404RB
在简短的RXCLK ±从TRGCLKx ±频率偏移。
然而,输入数据流的有效性是由指示
在LFIx输出。 TRGCLKx ±的频率需要为
± 1500ppm的范围内
[21]
驱动时钟的频率的
的参考时钟输入
远程
发送器,以确保一
锁定到输入数据流。这个大ppm的宽容
允许CDR PLL可靠地接收到1.485或1.485 / 1.001
具有恒定TRGCLK Gbps的SMPTE HD-SDI的数据流
频率。
用于使用多个或冗余连接的系统中, LFIx
输出可以被用来选择备用数据流。当
当检测到LFIx指示,外部逻辑可以切换
选择相关的INx1 ±和INx2 ±输入过的
相关INSELx输入。当一个端口交换机发生,这是
所需的接收PLL该通道重新获取
新的串行数据流。
时钟恢复器
每个接收通道上执行的一个时钟恢复功能
输入的串行数据。要做到这一点,时钟和数据恢复
PLL的第一恢复从数据时钟。数据被重新定时
由所恢复的时钟,然后传递到输出寄存器。
此外,从接收PLL恢复的字符时钟
传递给时钟恢复器输出的PLL ,它产生的位
时钟用于时钟再定时数据插入到输出
注册。这个数据流,然后通过发送
差分串行输出。
时钟恢复器串行输出驱动器
串行输出接口驱动程序使用差分电流
模式逻辑( CML)驱动器,提供源相匹配的驱动程序
为50Ω的传输线。这些驱动程序接收来自数据
时钟恢复器输出寄存器的时钟恢复器通道。这些
司机信号摆幅相当于标准的PECL
驱动程序,并且能够驱动交流耦合的光
模块或传输线。
时钟恢复器输出通道启用
每个驱动器可以启用或经由单独禁用
设备配置界面。
当驾驶员通过配置界面关闭,这是
内部供电,以降低设备功耗。如果两个
时钟恢复器,串行驱动程序的通道是在这种禁用状态,
相关的内部时钟恢复逻辑也断电。
反序列化的逻辑和并行输出将保持
启用。器件复位( RESET采样为低电平)禁止所有
输出驱动器。
注。
当禁用时钟恢复功能(即两个输出
禁用)重新启用,在时钟恢复器串行数据
输出可能无法满足所有的时序规格,可容纳250
s.
输出总线
每个接收通道提供了一个10位数据信号(和
BIST状态信号时RXBISTx [ 1:0] = 10)。
接收BIST操作
每个接收器通道包含一个内部格局检查
可用于验证两个装置和链接操作。
这些图案跳棋是由相关的启用
RXBISTx [1:0 ]通过设备配置界面锁存器。
当启用时,在相关的寄存器接收通道
成为一个签名码型发生器和校验器由
SPDSELx
低
MID (开放)
高
TRGRATEx
1
0
1
0
1
0
接收通道启用
该CYV15G0404RB包含四个接收通道,可
可独立启用和禁用。每个通道可
启用或通过RXPLLPDx输入分别被禁用
锁存器的设备配置界面进行控制。当
该RXPLLPDx闩= 0时,相关的PLL和模拟
该信道的电路被禁用。任何残疾人通道
表示对LFIx输出恒定的链路故障情况。
当RXPLLPDx = 1时,相关联的PLL和接收
信道被启用以接收串行数据流。
注。
当禁用接收通道重新启用时,
相关LFIx输出和数据的并行的状态
相关通道的输出可能是不确定的
到2毫秒。
时钟/数据恢复
一个比特率时钟的每个比特的提取和回收
接收到的串行数据流是由一个单独的CDR块进行
在每个接收通道。时钟提取功能是
通过一个集成的PLL跟踪的频率进行
在输入的位流中的转换和调整的相位
的内部比特率时钟在选定的转换的
串行数据流。
每个CDR接受字符的速率(比特率
÷
10)或半
字符的速率(比特率
÷
20 )从训练时钟
相关TRGCLKx ±输入。这TRGCLKx ±输入用于
确保VCO ( CDR的范围内)运行在
正确的频率(而非的比特率的高次谐波)
减少PLL获取时间
CDR的VCO时的极限解锁的频率偏移
没有输入数据存在于所选择的串行线路
接收器。
不管信号存在的类型的, CDR的尝试
从中恢复数据流。如果其中的信令速率
恢复的数据流是由所述范围设定的范围外
控制显示器, CDR跟踪TRGCLKx ±的,而不是
数据流。 ( RXCLK ± )频率一旦CDR输出
返回背部紧贴TRGCLKx ±频率, CDR输入
切换到输入端的数据流。如果没有数据存在于
所选线路接收器,这种转换行为可能会导致
文件编号: 38-02102牧师**
第12页26