
CY14MB064J1A/CY14MB064J2A
CY14ME064J1A/CY14ME064J2A
图5.应答的我
2
C总线
手册,全页宽
数据输出
大师
不承认( A)
数据输出
从机
确认( A)
从SCL
主
S
开始
条件
时钟脉冲
承认
1
2
8
9
高速模式( HS模式)
在高速模式下,的nvSRAM可以传输高达的比特率数据
3.4 Mbit / s的。主码( 0000 1XXXb )必须出具放置
该装置在高速模式。这使主/从
对于高达3.4 MHz的高速通信。停止条件
退出HS模式。
在高速模式的串行数据格式
在高速模式的串行数据传输格式符合标准模式
I
2
C总线规范。高速模式只能后开始
满足下列条件(所有这些都是在F / S -模式) :
1.启动条件(S )
2. 8位主密码(0000 1XXXb )
3.无应答位(A )
在高速模式图6.数据传输格式
手册,全页宽
F / S -MODE
S
主代码
HS -MODE
一张SR SLAVE地址。 R / W
数据
N(字节
+
ACK )。
A
/
一P
F / S -MODE
HS-模式持续
Sr
奴加。
单和多字节读取和写入的支持。后
该器件进入高速模式,数据将继续在高速模式
直至停止条件由主设备发送的。从
后一个停止条件( P)切换回F / S模式。对
继续在高速模式下的数据传输,主站发送,重复
起始(Sr ) 。
SEE
图12第11页
和
图15第12页
为高速模式
定时读取和写入操作。
7个MSB是设备地址和LSB ( R / W位)是
用于指示读或写操作。该CY14MX064J
储量两套上4个MSB [7:4 ]在从属设备
地址栏访问存储器和控制寄存器。该
访问机制中描述
内存从设备上
第7页。
该NVSRAM产品提供两个功能:记忆与
控制寄存器的功能(诸如序列号和产品
的ID ) 。所述装置的两个功能是通过访问
不同的从机地址。前四个最显著
位[ 7:4]中的设备地址寄存器用来选择
之间的nvSRAM功能。
从机地址
在一个我每天从设备
2
C总线有一个器件的地址选择。
启动条件后的第一个字节包含了从设备
地址与主打算进行通信。该
文件编号: 001-70393修订版* I
第28 6