
CY14MB064J1A/CY14MB064J2A
CY14ME064J1A/CY14ME064J2A
地址计数器到此地址。阿继读操作将
从在此情况下,也对地址0×09开始。
记
如果用户试图读/写访问一个地址
不存在(例如0X0D控制寄存器奴隶)的nvSRAM
响应一个NACK后立即失界
地址被发送。地址计数器保持不变
和保持之前的成功读取或写入操作
地址。
在内部用后无延迟执行写操作
数据的第8位传输。如果一个写操作是不
意,主人必须在终止写操作
第八个时钟周期产生STOP或重复
启动条件。
在该部分被设置在写指令详情
10页的内存从访问
节被设置在写指令的详细信息
内存
第10页上的从站的访问。
从内存访问
以下各节描述了数据传输序列
从执行的nvSRAM读或写操作需要。
写的nvSRAM
每次写操作由一个从机地址是
启动条件后发送。从机地址的最后一位
必须被设置为'0' ,以指示写操作。船长可
写一个字节的数据还是继续写多个连续
而内部地址计数器保存地址位置
自动递增。地址寄存器被复位到
0×0000后在内存中的最后一个地址被访问。写
操作继续,直到停止或重复启动条件
由主机产生或NACK通过的nvSRAM发出。
在执行写操作只有在所有的8个数据位
已收到的nvSRAM 。所述的nvSRAM发送ACK
经过一个成功的写操作信号。可以在写操作
由主机终止通过产生一个停止条件或
重复启动操作。如果主希望中止
在不改变存储器的内容,该电流写入操作
应使用前向8日开始/停止状态来完成
数据位。
如果主机试图访问一个写保护的内存地址
上的nvSRAM ,则发出NACK数据字节后,打算返回
写传输受保护的地址和地址计数器
不会递增。类似地,在一个脉冲串模式写
操作时, NACK时的数据字节的尝试返回
写一个受保护的内存位置和地址计数器不会
递增。
读操作
如果从器件的地址的最后一位是“1” ,在读操作
假设和NVSRAM采用SDA线的控制权
后,立即从器件地址字节发送出去了
主。在读操作开始,从当前地址
位置(按照以前成功写入的位置或
读操作)。当到达最后地址时,地址
计数器循环返回到所述第一地址。
如果控制寄存器的奴隶,当突发读取是
执行,使得它流向一个不存在的地址,所述读出
操作环回为0x00 。这是适用的,特别是
为命令寄存器。
有以下方式来结束读操作:
1.主机发出NACK第9个时钟周期之后
一个STOP或在第10个时钟重复的起始条件
周期。
2.主机产生一个停止条件或重复启动条件
第9个时钟周期。
图10.单字节写入到的nvSRAM (除高速模式)
S
T
A
R
T
S
1
S
T
0
P
P
大师
内存从地址
高位地址字节
最低有效字节地址
数据字节
SDA线
0
1
0 A2 A1 A0
0
X
X
X
通过的nvSRAM
A
A
A
A
图11.多字节写入的nvSRAM (除高速模式)
S
T
A
R存贮器的从机地址
T
S
1
0
1
0 A2 A1 A0
大师
SDA线
通过的nvSRAM
高位地址
字节
X
X
X
最低有效地址
字节
数据字节1
数据字节n
S
T
0
P
P
0
A
A
A
A
~
~
A
文件编号: 001-70393修订版* I
第10页28