
飞利浦半导体
产品speci fi cation
PRML读取通道与PR4 ,
8/9 ENDEC , 4连拍伺服
S
炉火
S
YNC
B
YTE
D
ETECTION WHEN
S
EMI
A
UTOMATIC
T
下雨了
I
S
E
NABLED
P32P4910A
当AUTOTR位被设置在所述控制操作寄存器置位,则训练/同步字节序列与一个产生
内部状态机。内部状态机产生随后的5个字节的均衡器训练模式( 93H )
第二同步字节( 69H ) ;第一同步字节( 1FH )不被写入由内部状态机。要启动的写作
在此模式中,训练模式和同步字节,一个FFH必须倍的用户之前放置在NRZ总线上为6个字节
数据。这种模式可能是可取的,如果控制器状态机的空间是非常有限的。
S
CRAMBLER
/D
ESCRAMBLER
扰码器/解扰器电路被提供,以减少对信道的性能的固定图案的效果。已启用
或通过控制工作寄存器的位2 ( SD )禁用。在写入模式下,如果允许,电路打乱了8位
它传递给编码器之前,内部NRZ数据。只有用户数据,即NRZ数据之后的第二个同步字节
( 69H ) ,进行加扰。在数据读时,只将解码后的第二同步字节( 69H )的NRZ数据被解扰。
加扰器多项式为H (X) = 1
⊕
X7
⊕
X10 。扰频器的框图如图10所示,扰码器
有助于无延迟无论是在编码或解码的路径,因此,有在路径中的延迟没有差异是否
不加扰器被启用。
XOR
X0
X1
X2
X3
X4
X5
X6
X7
X8
X9
XOR
SCRAM0-7
NRZ0-7
图10 : P32P4910A加扰器框图
NRZ我
覆盖整个院落
采用NRZ接口电路提供了与任一个半字节或字节宽的控制器连接的能力。在NRZ接口
类型由4位( NIB )的控制操作寄存器编程指定。如果选择字节宽模式下,
它传递到和来自内部的8位总线之前电路不重新格式化的数据。如果半字节模式被选择,则NRZ
接口电路中的4个LSB的外部8位总线的转换为内部的8位总线。仅所选择的NRZ接口
启用和未使用的位可以悬空。两个字节宽和半字节接口定义最显著
该接口作为数据的最显著位和半字节接口的比特限定第一半字节移入或移出
作为最成对的显著。
两个字节宽和半字节操作, NRZ写数据上的WCLK的上升沿锁存由P32P4910A
输入。在WCLK的频率必须是适当的数据速率选择或将发生别的溢/下溢。这是
建议WCLK被连接到RCLK ,以防止这种情况的发生。在字节宽的模式,因为每个NRZ字节
输入到P32P4910A ,其奇偶校验检查根据所提供的控制器的奇偶校验位NRZP 。如果检测到错误,
在PERR输出引脚变为高电平并保持,直到WG / WG变为无效。的定时示于图11 。
在数据读出模式下, NRZ数据将被提交给邻近RCLK的下降沿控制器,以便它可以被锁存
通过在RCLK的上升沿控制器。当RG变高时,所选择的NRZ接口都输出低电平,直到数据
同步字节被检测到。提出的第一个非零数据将是同步字节( 69H ) 。在NRZ接口
1996年5月29日
22