位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第972页 > SN65LV1023ADB > SN65LV1023ADB PDF资料 > SN65LV1023ADB PDF资料1第19页

SN65LV1023A/SN65LV1224A
10 MHz至66 MHz的10 : 1 LVDS串行器/解串器
SLLS570A - 2003年6月 - 修订2003年6月
应用信息
差分走线和终止
该SN65LV1023A / SN65LV1224A的性能受到变速器的特征
媒介。使用阻抗受控介质和终止于与所述传输线的接收端
媒体的特性阻抗。
使用平衡式电缆等被关闭一起跑双绞线或差分线。平衡电缆
拾取噪声在一起并显示在接收器的共模电压。差分接收器拒绝
共模噪声。保持一致的长度,以帮助减少歪斜电缆或痕迹。
运行该差分线靠近在一起有助于抵消外部磁场,以及保持
恒阻抗。避免急转弯,减少通孔的数量也有帮助。
拓扑结构
有几种拓扑结构,该串行器可以操作。三种常见实例如下所示。
图20示出了单端的点 - 点连接的一个例子。在这里,一个单一的终端电阻
位于所述解串器端。该电阻值应匹配的特征阻抗的
电缆或PCB走线。总负载看到的串行是100
.
双终端可直接或
通常会降低反射单端接相比。但是,它也降低了差分输出
电压摆幅。
AC耦合只建议如果并行TX数据流进行编码,以达到直流平衡数据
流。否则的AC帽可诱导共模电压漂移由于直流不平衡数据流。
序列化数据
并行数据在
100
并行数据输出
图20.单端接点对点连接
图21示出一个多点配置的一个例子。这里有一个发射机广播数据,以
多个接收器。一个50 kΩ的电阻器在远端终止总线。
ASIC
ASIC
ASIC
ASIC
50
图21.多点配置
邮政信箱655303
达拉斯,德克萨斯州75265
19