
包装说明
表57. MPC8533E引脚上市(续)
信号
UART_SIN [0:1 ]
UART_SOUT [0:1 ]
AG7 , AH6
AH7 , AF7
I
2
C接口
IIC1_SCL
IIC1_SDA
IIC2_SCL
IIC2_SDA
AG21
AH21
AG13
AG14
串行解串器1
SD1_RX [0:7 ]
SD1_RX [0:7 ]
SD1_TX [0:7 ]
SD1_TX [0:7 ]
SD1_PLL_TPD
SD1_REF_CLK
SD1_REF_CLK
SD1_TST_CLK
SD1_TST_CLK
N28 , P26 , R28 , T26 , Y26 , AA28 , AB26 , AC28
N27 , P25 , R27 , T25 , Y25 , AA27 , AB25 , AC27
M23 , N21 , P23 , R21 , U21 , V23 , W21 , Y23
M22 , N20 , P22 , R20 , U20 , V22 , W20 , Y22
V28
U28
U27
T22
T23
串行解串器2
SD2_RX[0]
SD2_RX[2]
SD2_RX[3]
SD2_RX[0]
SD2_RX[2]
SD2_RX[3]
SD2_TX[0]
SD2_TX[2]
SD2_TX[3]
SD2_TX[0]
SD2_TX[2]
SD2_TX[3]
SD2_PLL_TPD
SD2_REF_CLK
AD25
AD1
AB2
AD26
AC1
AA2
AA21
AC4
AA5
AA20
AB4
Y5
AG3
AE2
I
I
I
I
I
I
O
O
O
O
O
O
O
I
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
—
26
26
—
26
26
—
17
17
—
17
17
17
—
I
I
O
O
O
I
I
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
XV
DD
—
—
—
—
—
—
17
—
—
—
—
I / O
I / O
I / O
I / O
OV
DD
OV
DD
OV
DD
OV
DD
20
20
20
20
封装引脚数
PIN TYPE
I
O
动力
供应
OV
DD
OV
DD
笔记
—
—
MPC8533E的PowerQUICC III集成处理器的硬件规格,版本5
82
飞思卡尔半导体公司