
复位初始化
4.5
其他输入时钟
有关该平台的其他功能模块,如串行解串器,并eTSEC输入时钟信息,
请参阅本文档中的特定部分。
5
复位初始化
本节介绍了AC电气规格的复位初始化时序要求
在MPC8533E 。
表8
提供复位初始化AC时序规范的DDR
SDRAM组件(多个) 。
表8.复位初始化时序规范
1
参数/条件
HREST所需的断言时间
最低断言时间SRESET
PLL输入建立时间HRESET之前稳定系统时钟
否定
输入建立时间POR的configs (比PLL配置等)与
对于HRESET否定
输入保持时间对所有POR的configs (包括PLL配置)与
对于HRESET否定
最高有效到高阻抗时为有效驱动的POR
的configs就HRESET否定
注意:
1.系统时钟是主时钟输入MPC8533E 。
民
100
3
100
4
2
—
最大
—
—
—
—
—
5
单位
μs
个SYSCLK
μs
个SYSCLK
个SYSCLK
个SYSCLK
笔记
—
1
—
1
1
1
表9
提供的PLL锁定时间。
表9. PLL锁定时间
参数/条件
核心和平台PLL锁定时间
局部总线PLL
PCI总线锁定时间
民
—
—
—
最大
100
50
50
单位
μs
μs
μs
笔记
—
—
—
6
DDR和DDR2 SDRAM
本节介绍了直流和交流电气规格的的DDR SDRAM接口
MPC8533E 。需要注意的是DDR SDRAM是GV
DD
(典型值) = 2.5 V和DDR2 SDRAM是GV
DD
(典型值) = 1.8 V.
MPC8533E的PowerQUICC III集成处理器的硬件规格,第4版
16
飞思卡尔半导体公司