
封装的引脚和信号说明
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VDD_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VDD_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VDD_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VDD_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VSS_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
VDD_
LV_COR
DRAMC
DQS[1]
DRAMC
D[14]
VDD_HV_
DRAM_VREF
DRAMC
ADD[8]
DRAMC
ADD[6]
lin0
TXD
lin0
RXD
VDD_
HV_IO
adc0
AN[8]
adc0
AN[7]
VSS_
HV_ADR_0
13
DRAMC
DM[1]
DRAMC
D[15]
DRAMC
ADD[3]
DRAMC
ADD[9]
DRAMC
ADD[12]
DRAMC
ADD[13]
DRAMC
ADD[14]
DRAMC
ADD[15]
VSS_HV_IO
lin1
RXD
VREG_INT_
启用
21
DRAMC
D[13]
VSS_HV_
DRAM
DRAMC
CKE
DRAMC
ADD[1]
VDD_HV_
DRAM
VSS_HV_
DRAM
DRAMC
ADD[7]
DRAMC
ADD[11]
lin1
TXD
VDD_
HV_IO
VSS_
HV_IO
22
DRAMC
D[12]
VDD_HV_
DRAM
DRAMC
CLKB
DRAMC
CLK
DRAMC
ADD[0]
DRAMC
ADD[2]
DRAMC
ADD[4]
DRAMC
ADD[5]
DRAMC
ADD[10]
VSS_
HV_IO
VSS_
HV_IO
23
N
P
R
T
U
V
W
Y
AA
AB
AC
adc0_adc1
AN[11]
adc0_adc1
AN[12]
adc0_adc1
AN[13]
adc0_adc1
AN[14]
14
etimer1
ETC[5]
adc1
AN[0]
adc1
AN[1]
VDD_
HV_ADR_1
15
etimer1
ETC[4]
adc1
AN[2]
adc1
AN[3]
VSS_
HV_ADR_1
16
adc1
AN[8]
adc1
AN[5]
adc1
AN[4]
VDD_
HV_PMU
17
adc1
AN[6]
adc1
AN[7]
TDO
VREG_CTRL
18
TCK
TDI
TMS
VSS_
HV_PMU
19
VDD_HV_IO
etimer1
ETC[0]
版权所有
reset
SUP
20
图6. MPC5675K 473 MAPBGA引出线(东南,从上面看)
2.2
引脚说明
以下部分提供了信号说明以及有关的功能和配置此相关的信息
装置。
2.2.1
垫类型
表2.垫类型
垫式
GP慢
GP慢/快
GP慢/中
描述
缓慢的缓冲带CMOS施密特触发器和上拉/下拉。
可编程的快/慢缓冲带CMOS施密特触发器,上拉/下拉。
可编程慢/中缓冲带CMOS施密特触发器,上拉/下拉。
与CMOS施密特触发器,上拉/下拉可编程慢/中缓冲
和注射证明模拟开关。
表2
列出了MPC5675K用垫类型。
GP慢/对称与可编程CMOS施密特触发器慢/对称的缓冲区,
上拉/下拉。
PDI中
PDI快速
中等转换速率输出有四个可选择的转换率。包含一个输入缓冲
弱上拉/下拉。
快速压摆率输出有四个可选择的转换率。包含一个输入缓冲和
弱上拉/下拉。
MPC5675K微控制器数据手册,第7
20
飞思卡尔半导体公司