
封装的引脚和信号说明
2
2.1
封装的引脚和信号说明
封装引脚分配
图2
示出了在257 MAPBGA包MPC5675K 。
图3,图4,图5 ,
和
图6
显示MPC5675K
在473 MAPBGA包。
1
A
VSS_
HV_IO
VSS_
HV_IO
VDD_
HV_IO
关系
MDO
[2]
关系
MDO
[0]
关系
MDO[6]
关系
MDO
[4]
关系
MDO
[10]
关系
MCKO
2
VSS_
HV_IO
VSS_
HV_IO
关系
MDO
[15]
关系
MDO
[3]
关系
MDO
[1]
关系
MDO
[11]
VDD_
HV_IO
VSS_
HV_IO
关系
MDO[8]
3
VDD_
HV_IO
MC_CGL
CLK_OUT
VSS_
HV_IO
can1
RXD
FlexRay的
CA_RX
dspi1
SOUT
dspi0
SCK
dspi0
CS0
dspi2
CS0
关系
RDY_B
dspi2
SCK
dspi1
CS2
dspi0
CS3
dspi0
CS2
4
5
6
关系
关系
关系
MDO [5]的MDO [7]的MDO [9]
can1
TXD
FCCU_
F[1]
dspi0
SOUT
NMI
dspi1
罪
dspi1
SCK
dspi1
CS0
dspi2
CS2
dspi0
罪
关系
MDO
[13]
关系
MDO
[12]
VSS_
LV_PLL
VDD_
LV_PLL
dspi1
CS3
adc3
AN[0]
adc3
AN[1]
etimer1
ETC[1]
adc2
AN[0]
adc3
AN[3]
adc3
AN[2]
etimer1
ETC[2]
adc2
AN[3]
adc2
AN[2]
adc2
AN[1]
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
关系
MDO
[14]
FlexRay的
CB_RX
dspi2
CS1
etimer0
ETC[0]
8
FlexRay的
FlexRay的
CA_TR_
CB_TX
EN
FlexRay的
FlexRay的
CB_TR_
CA_TX
EN
etimer0
ETC[1]
etimer0
ETC[2]
7
9
VDD_
HV_IO
VSS_
HV_IO
etimer0
ETC[3]
10
FEC
RXD[2]
FEC
RXD[3]
JCOMP
11
FEC
RX ±
CLK
FEC
RX_ER
FEC
CRS
FEC
TXD[1]
12
FEC
RXD[0]
FEC
RXD[1]
FEC
TXD[0]
FEC
RX_DV
13
FEC
MDIO
FEC
TX_ER
FEC
COL
FEC
MDC
14
FEC
TX_EN
FEC
TX ±
CLK
can0
RXD
VDD_
HV_PDI
PDI
LINEはV
15
FEC
TXD[3]
can0
TXD
VSS_
HV_PDI
VSS_
HV_IO
PDI
数据
[2]
PDI
数据
[6]
PDI
数据
[10]
PDI
数据
[13]
PDI
数据
[15]
16
VSS_
HV_IO
VDD_
HV_IO
PDI
数据
[5]
PDI
数据
[0]
PDI
数据
[3]
PDI
数据
[7]
PDI
数据
[11]
VDD_
HV ?
PDI
VSS_
HV ?
PDI
17
VSS_
A
HV_IO
VSS_
B
HV_IO
B
C
C
PDI
时钟
PDI
数据
[1]
PDI
数据
[4]
PDI
数据
[8]
D
RESERV etimer0
ED
ETC[5]
etimer0 VDD_
VSS_
FEC
ETC [4] HV_FLA HV_FLA TXD [2]
D
E
E
F
VDD_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VSS_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
VDD_
LV ?
COR
MC_CGL
CLK_OUT
PDI
数据
[9]
PDI
数据
[12]
PDI
数据
[14]
F
G
PDI
G
FRAME_
V
flexpwm
H
0
X[0]
flexpwm
J
0
X[1]
H
J
K
关系
关系
MSEO_ MSEO_
B[0]
B[1]
关系
关系
EVTO_B EVTI_B
VDD_
HV_IO
VSS_
HV_IO
RESET
flexpwm flexpwm flexpwm flexpwm
K
0
0
0
0
X[2]
X[3]
A[1]
B[0]
VDD_HV
_DRAM_
VREF
flexpwm
0
B[2]
TCK
flexpwm
0
B[1]
TMS
TDO
L
L
M
VDD_
HV ?
OSC
N
XTALIN
VSS_
HV ?
OSC
XTAL
OUT
VSS_
HV_IO
VSS_
HV_IO
TDI
flexpwm
M
1
A[1]
flexpwm flexpwm flexpwm flexpwm
N
0
0
1
1
B[3]
A[2]
A[0]
B[0]
adc0
AN[0]
VDD_
HV ?
ADR_13
VSS_
HV ?
ADR_13
adc2_
adc3
AN[11]
etimer1
ETC[3]
VSS_
HV_IO
VDD_
HV_IO
adc0
AN[2]
adc0
AN[1]
VSS_
HV ?
ADV
adc0_
adc1
AN[14]
adc0_
adc1
AN[13]
adc0_
adc1
AN[12]
adc0_
adc1
AN[11]
etimer1
ETC[4]
adc1
AN[1]
adc1
AN[0]
etimer1
ETC[5]
VREG_C
TRL
adc1
AN[2]
VDD_
HV_IO
lin0
TXD
lin0
RXD
flexpwm flexpwm flexpwm
P
0
0
1
A[3]
A[0]
B[1]
VSS_
HV_IO
etimer1
ETC[0]
VSS_
HV ?
PMU
flexpwm flexpwm
R
1
1
A[2]
B[2]
VDD_
HV_IO
VSS_
HV_IO
VSS_
T
HV_IO
VSS_
U
HV_IO
P
R
FCCU_ VSS_HV
F[0]
_IO
VDD_
HV_IO
VSS_
HV_IO
dspi2
SOUT
dspi2
罪
adc2_
VDD_
adc3
HV ?
AN [14] ADR_02
adc2_
VSS_
adc3
HV ?
AN [13] ADR_02
adc2_
adc3
AN[12]
VDD_
HV ?
ADV
T
U
VREG_
RESET_ VDD_HV
INT_EN
SUP
_PMU
ABLE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
图2. MPC5675K 257 MAPBGA引出线(顶视图)
MPC5675K微控制器数据手册,第7
飞思卡尔半导体公司
17