
LTC2159
应用信息
移相的输出时钟
在全速率CMOS模式下的数据输出位正常
同时改变为CLKOUT的下降沿
+
,
所以CLKOUT的上升沿
+
可以用来锁存
输出数据。在双倍数据速率CMOS和LVDS模式
的数据输出位通常在同一时间作为改变
CLKOUT的上升沿和下降沿
+
。留出足够的
设置和锁定的数据时,应举行一次, CLKOUT
+
信号可能需要被相移的相对于所述数据
输出位。大多数FPGA有此功能;这是一般
最好的地方,调整的时机。
ENC
+
该LTC2159还可相移CLKOUT
+
/ CLKOUT
–
通过串行编程模式控制信号寄存器A2 。
所述输出时钟可以由0°移位,45° ,90°,或135° 。对
采用移相功能的时钟占空比稳定器
必须打开。另一个控制寄存器位可翻转
CLKOUT的极性
+
和CLKOUT
–
独立的
的相移。这两个特征的组合
使得相移为45 °到315 °(图14)。
D0 - D15 ,的
相
移
0°
45°
90°
135°
180°
225°
270°
315°
2159 F14
模式控制位
CLKINV
0
0
0
0
1
1
1
1
CLKPHASE1
0
0
1
1
0
0
1
1
CLKPHASE0
0
1
0
1
0
1
0
1
CLKOUT
+
图14.相移CLKOUT
表1.输出代码与输入电压
A
IN +
– A
IN-
( 2V系列)
>1.000000V
+0.999970V
+0.999939V
+0.000030V
+0.000000V
–0.000030V
–0.000061V
–0.999939V
–1.000000V
< -1.000000V
OF
1
0
0
0
0
0
0
0
0
1
D15 – D0
(偏移二进制)
1111 1111 1111 1111
1111 1111 1111 1111
1111 1111 1111 1110
1000
1000
0111
0111
0000
0000
1111
1111
0000
0000
1111
1111
0001
0000
1111
1110
D15 – D0
( 2的补码)
0111 1111 1111 1111
0111 1111 1111 1111
0111 1111 1111 1110
0000
0000
1111
1111
0000
0000
1111
1111
0000
0000
1111
1111
0001
0000
1111
1110
0000 0000 0000 0001
0000 0000 0000 0000
0000 0000 0000 0000
1000 0000 0000 0001
1000 0000 0000 0000
1000 0000 0000 0000
2159f
20