W89C940
ELANC -PCI (双绞线以太LAN控制器,
PCI接口)
概述
他ELANC -PCI (双绞线以太局域网控制器与PCI接口)集成了W89C902系列( ELANC-
PCI )网络协处理器用于双绞线( SLCT )和PC / AT PCI总线接口逻辑电路集成到一个芯片。该
ELANC - PCI提供了实现的IEEE 802.3兼容的以太网之间的接口的一个简单的方法
和个人计算机, ELANC -PCI还提供快速的DMA操作,以提高该分组的发送和
接收性能。
PCI总线是一种高性能的局部总线结构具有低等待时间的随机访问时间。它是一个
同步总线运行在高达33MHz的。 PCI总线接口的设计,提供与注册
所需的配置中的设备信息,记录线,控制寄存器的状态,中断
线和I / O基地址寄存器。它是一种能够在半双工环境中起作用。
设计W89C940Fis完全符合PCI 2.0规范的标准。以PCI的优势
自然, W89C940F支持自动配置功能,免费用户的抑郁和困惑的调谐
系统资源冲突。随着PCI总线极高的吞吐量, W89C940F提供了一个32位数据路径
高度提升,无需额外的成本性能。与局域网卡与ISA总线相比,它的改进是
优秀的。此外,它也支持最多保留用于各种应用256KB闪存,例如
防病毒,流行的驱动程序,启动ROM ,查看您的PC资产...等,更有甚者,这些软件都能够
要被更新的行。这可以增加更多的利基功能在局域网卡,帮助你获得更多的明亮
您的公司简介。 W89C940F是一款单芯片 - 内置的PCI总线接口和所有必要的电路 - 这
让设计和电路板组装变得容易。
特点
符合IEEE 802.3标准完全兼容
软件与Novell NE2000兼容
符合PCI本地总线规范2.0修订版
为PCI总线从模式
快速的DMA操作提高网络访问性能
AUI , UTP接口可用
支持一个芯片32Kx8和16Kx8 SRAM
支持高达64KB的引导ROM
EEPROM自动加载功能,上电复位后,
EEPROM板载编程功能可用
可UTP接口极性自动检测校正功能
提供UTP / BNC自动介质切换功能
LED显示的网段连接/活动状态
签名寄存器可用的设备标识
具有低功耗单5V电源供电
100引脚PQFP
W89C940
引脚说明
PCI接口
名字
CLK
数
29
TYPE
in
时钟:
从PCI总线的总线时钟。所有的PCI信号,除了RST #的,由同步
在时钟脉冲上升沿。
CLK的允许工作频率为W89C940是为25MHz至33MHz的。
描述
RST #
AD [ 31:00 ]
AD31-
AD24
AD23
AD22-
AD16
AD15-AD8
AD7-AD0
的C / BE [3:0 ]#
C/BE3#
C/BE2#
C/BE1#
C/BE0#
87
in
T / S
RESET :
从PCI总线异步复位信号。
地址和数据:
双向总线的PCI地址信号和数据信号的交易。 AD [ 31:00 ]是一个时间
师总线。两相被用来携带的PCI的地址和数据消息
总线。地址阶段是时钟周期,其中FRAME #为aeerted 。
AD [ 31:24]包含最显著字节(MSB)和AD [7:0 ]包含至少
显著字节(LSB)中的数据相位。
从主机写入的数据应该是稳定的,有效的,当IRDY #为有效。该
通过W89C940驱动的数据将是稳定的和有效的,当模块确认TRDY# 。
89 - 96
99
2-8
19 - 26
33 - 40
T / S
97
9
18
27
in
总线命令和字节使能:
的C / BE [3:0 ]#在地址阶段和该字节定义的总线命令的种类
在一个事务的数据阶段启用。有16种类型的总线的
命令,在PCI总线定义。四个位的C / BE [3:0 ]#被用于解码的16个
类型的总线命令。字节使能确定哪些字节通道进行
有意义的数据。
的C / BE0 #指示字节0 ( AD [7 :0])是有效的。的C / BE1 #表示字节1 (AD [15: 8])是
有效的。 C / BE2 #指示字节2 ( AD [ 23:16] )是有效的。 C / BE3 #指示字节
3 ( AD [ 32:24 ] )是有效的。
PAR
17
T / S
奇偶:
横跨公元偶校验[ 31 : 0]和C_BE [ 3 : 0 ] B 。
W89C940将推动中读取数据段的PAR 。主机驱动的PAR
地址阶段和数据写入阶段。 PAR是稳定的,有效的一个时钟后,
地址阶段。 PAR是稳定的,有效的一个时钟后,无论是IRDY #被置上
写事务处理或模块确认TRDY#在一个读事务。一旦PAR是有效的,它
保持有效,直到一个时钟完成当前的数据阶段之后。
FRAME #
10
S / T / S
in
周期框架:
架#被认定通过主机来指示总线事务的开始。当
FRAME #置为无效,该交易正处于最后阶段的数据。
4
W89C940
PCI接口
名字
IRDY #
数
11
TYPE
S / T / S
in
引发就绪:
引发剂不准备表示主机的能力来完成当前的数据阶段
交易。在写周期期间, IRDY #表示有效数据被呈现在
AD [ 31:00 ] 。在读周期,则表明主机已经准备好接受
数据。等待周期
同样的周期。
插入到IRDY #和TRDY #被断言在
描述
TRDY #
12
S / T / S
目标准备:
目标就绪指示W89C940的能力来完成当前的数据阶段
的交易。在读周期, TRDY #表示有效数据被呈现
在AD [ 31:00 ] 。在写周期期间,
相同的周期。
它表示W89C940准备接受
的数据。等待周期被插入到两个IRDY #和TRDY #被断言在
停止#
IDSEL
14
98
S / T / S
in
停止:
止损表示W89C940请求主停止当前的事务。
初始化设备选择:
IDSEL被用作芯片的PCI配置过程中选择读取和写入
交易。
DEVSEL #
INTA #
13
88
S / T / S
/ D
设备选择:
DEVSEL #将被置位时W89C940解码正确的地址。
中断请求:
INTA #被用来请求中断服务。中断信号可以是
采用IMR的屏蔽寄存器(中断屏蔽寄存器) 。 INTA #状态被保持在
ISR (中断状态寄存器) 。
网络接口
名字
X1
X2
数
53
52
TYPE
I / TTL
O / TTL
描述
晶体或振荡器输入。
晶体或振荡器输入(X )和输出(X2)的引脚。如果使用的是晶体,它应该
被直接连接到X1和X2 。如果振荡器被选择时, X1为20MHz的
输入和X2应悬空。
TXP
TXN
75
74
AUI发送输出:
O / AUI
AUI差分输出对。由DTE发送的数据将通过TXP发送
和TXN中的差分信号与manchest代码格式。一个270欧姆的下拉
电阻必须为每个TXP和TXN的。 TXP和TXN应隔离
通过从直接连接外循环的脉冲变压器。
5