添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第758页 > TMS417809
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
D
D
D
组织。 。 。 2 097 152
×
8
采用5 V单电源( ± 10 %容差)
性能范围:
ACCESS ACCESS ACCESS
时间
时间
时间
TRAC
大隘社
TAA
最大
最大
最大
60纳秒
15纳秒
30纳秒
70纳秒
18纳秒
35纳秒
80纳秒
20纳秒
40纳秒
EDO
周期
THPC
25纳秒
30纳秒
35纳秒
DZ包装
(顶视图)
D
D
D
D
D
D
’41x809-60
’41x809-70
’41x809-80
扩展数据输出( EDO )操作
CAS先于RAS ( CBR )刷新
高阻态输出虚掩
高可靠性塑胶28引脚( DZ后缀)
400密耳宽表面贴装小外形
J形引线( SOJ )封装
工作自由空气的温度范围内
0 ° C至70℃
制造使用增强性能
植入式CMOS ( EPIC
通过)技术
德州仪器( TI
)
可选项
设备
动力
供应
5V
5V
刷新
周期
4 096的64毫秒
2 048 32毫秒
V
CC
DQ0
DQ1
DQ2
DQ3
W
RAS
A11
A10
A0
A1
A2
A3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
SS
DQ7
DQ6
DQ5
DQ4
CAS
OE
A9
A8
A7
A6
A5
A4
V
SS
A11是NC(没有内部连接)的TMS417809 。
PIN NOMENCLATURE
A0 – A11
DQ0 - DQ7
CAS
NC
OE
RAS
VCC
VSS
W
地址输入
数据输入/出
列地址选通
无内部连接
OUTPUT ENABLE
行地址选通
5 V supply
写使能
TMS416809
TMS417809
描述
该TMS41x809系列是一套高速,
16 777 216位的动态随机存取memo-
里斯( DRAM的)组织为2 097 152字
每个8位。它采用了TI的先进设备,最先进的
EPIC技术的高性能,高可靠性,
和低功耗。
这些器件具有最高RAS访问
60纳秒, 70纳秒,和80 ns的时间。所有的地址和
输入数据线锁存芯片,以简化系统
设计。数据输出是虚掩的,允许更大的
系统的灵活性。
该TMS41x809提供采用28引脚塑料
表面贴装封装SOJ ( DZ后缀) 。这
包装的特点是操作从0℃下
至70℃ 。
查看可用的选项表。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
EPIC和TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1996年,德州仪器
邮政信箱1443
休斯敦,得克萨斯州77251-1443
1
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
手术
扩展数据输出
扩展数据输出( EDO )可高达40 MHz的60 - ns的设备数据输出速率。当保持相同的
行地址,同时随机选择地址栏,时间为行地址建立和保持,并
地址复用被淘汰。列的可访问由下式确定的最大数目
t
RASP
,最高RAS低的时间。
扩展数据输出不会在/数据数据输出引脚( DQS)置于高阻抗状态与所述上升
中国科学院边缘。输出仍然有效的系统来锁存数据。后CAS号变高时,在DRAM解码
下一个地址。 OE和W能够控制输出阻抗。 OE和W的描述进一步解释EDO
运营效益。
地址: A0 - A11 ( TMS416809 )和A0 - A10 ( TMS417809 )
二十一个地址位的解码需要的2 097 152的存储单元的位置1 。对于TMS416809 ,
12行的地址位被设置在A0至A11和锁存到由该行地址选通脉冲( RAS)的芯片。
九列地址位A8通过设立A0 。对于TMS417809 , 11行地址位设置上
输入A0到A10和锁存到由RAS芯片。十列地址位是通过建立在A0
A9 。所有的地址必须是稳定的或RAS和CAS的下降沿之前。 RAS是一个类似芯片使能
因为它激活的读出放大器,以及行译码器。 CAS号被用作芯片选择,激活
输出缓冲器和锁存地址位进入列地址缓冲器。
输出使能( OE )
OE控制所述输出缓冲器的阻抗。而CAS和RAS低, W为高, OE可以带来
低或高和有效的数据和高阻抗之间的DQ过渡(参见图7)。有两种
方法放置的DQ进入高阻抗状态,并保持在CAS的时候那个状态。
第一种方法是过渡OE高之前CAS变高,并保持OE为高电平吨
CHO
(保持时间, OE
从CAS)过去CAS过渡。这将禁用DQS和他们保持禁用状态,无论OE ,直到CAS
再次下降。第二种方法是使参考低至CAS号转换为高。然后, OE脉冲可以为高一
最小的t
OEP
(预充电时间, OE)在CAS的时候随时随地,能进一步DQS的考虑
转换的OE CAS之前,再次跌倒(见图7) 。
写使能(W)的
读或写模式是通过W.选择的逻辑高电平W上选择读模式,并且一个逻辑低选择
写入模式。的数据输入被禁止时被选择的读出模式。当W去之前, CAS低
(早期写) ,数据输出保持在整个周期上的高阻抗状态时,允许写操作与
OE接地。当w变低的一个扩展数据输出读取周期中, DQS的被禁用,只要CAS高
(参见图8) 。
数据/数据输出( DQ0 - DQ7 )
数据写操作期间写入或读取 - 修改 - 写周期。取决于操作模式,该后来落下
CAS号或W选通数据到片上数据的边缘与安装闩锁和保持参照的存货边缘倍。
DQS的驱动有效数据符合所有访问时间后仍然有效,除非在W描述的情况下,
和OE描述。
RAS -ONLY刷新
TMS416809
刷新操作必须执行每64毫秒至少一次,以保持数据。这可以通过选通脉冲来实现
每个4 096行( A0 - A11) 。一个正常的读或写周期刷新所有位被选中的每一行中。
甲RAS-只操作可以用来通过保持CAS号在高电平(无效)的水平,可节省作为输出功率
缓冲器保持在高阻抗状态。外部产生的地址必须被用于RAS-只
刷新。
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
TMS417809
刷新操作必须进行每32毫秒至少进行一次,以保持数据。这可以通过选通脉冲来实现
每个2 048行( A 0 - A 10 ) 。一个正常的读或写周期刷新所有位被选中的每一行中。
甲RAS-只操作可以用来通过保持CAS号在高电平(无效)的水平,可节省作为输出功率
缓冲器保持在高阻抗状态。外部产生的地址必须被用于RAS-只
刷新。
隐藏刷新
隐藏的刷新,同时保持有效的数据在输出引脚来实现。这是通过
持有CAS在V
IL
后的指定预充电期间之后的读操作和自行车的RAS ,类似于一个
RAS-只刷新周期。外部地址被忽略,并且刷新地址由内部产生。
CAS先于RAS ( CBR )刷新
CBR刷新是通过将低中科院早于RAS (参见参数t进行
企业社会责任
)的控股后低
RAS下降(参见参数t
CHR
) 。对于连续的CBR刷新周期, CAS可以保持较低,而骑自行车的RAS 。
外部地址被忽略,并且刷新地址由内部产生。
上电
为了实现器件正常工作, 200的初始暂停
s
后跟最少八个初始化周期
电后的整个V是必需
CC
的水平。这八个初始化周期必须包括至少一个刷新
(RAS -只或CBR)的周期。
邮政信箱1443
休斯敦,得克萨斯州77251-1443
3
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
逻辑符号( TMS416809 )
内存2M ×8
A0 10
A1 11
A2 12
A3 13
A4
16
A
0
2 097 151
A5 17
A6 18
A7 19
A8 20
A9 21
A10 9
A11 8
20D17/21D8
20D18
20D19
20D20
C20[ROW]
RAS
7
G23 / [刷新行]
24 [ PWR DWN ]
C21[COL]
G24
&放大器;
23C22
W
OE
6
22
23,21D
G25
A,22D
26
DQ1 3
DQ2 4
DQ3 5
DQ4 24
DQ5 25
DQ6 26
DQ7 27
这个符号是按照ANSI / IEEE标准91-1984和IEC出版647-12 。
24,25EN
20D9/21D0
中科院23
DQ0 2
A,Z26
4
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
逻辑符号( TMS417809 )
内存2M ×8
A0 10
A1 11
A2 12
A3 13
A4
16
A
0
2 097 151
A5 17
A6 18
A7 19
A8 20
A9 21
A10 9
20D19/21D9
20D20
C20[ROW]
RAS
7
G23 / [刷新行]
24 [ PWR DWN ]
C21[COL]
G24
&放大器;
23C22
W
OE
6
22
23,21D
G25
A,22D
26
DQ1 3
DQ2 4
DQ3 5
DQ4 24
DQ5 25
DQ6 26
DQ7 27
这个符号是按照ANSI / IEEE标准91-1984和IEC出版647-12 。
24,25EN
20D10/21D0
中科院23
DQ0 2
A,Z26
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
D
D
D
组织。 。 。 2 097 152
×
8
采用5 V单电源( ± 10 %容差)
性能范围:
ACCESS ACCESS ACCESS
时间
时间
时间
TRAC
大隘社
TAA
最大
最大
最大
60纳秒
15纳秒
30纳秒
70纳秒
18纳秒
35纳秒
80纳秒
20纳秒
40纳秒
EDO
周期
THPC
25纳秒
30纳秒
35纳秒
DZ包装
(顶视图)
D
D
D
D
D
D
’41x809-60
’41x809-70
’41x809-80
扩展数据输出( EDO )操作
CAS先于RAS ( CBR )刷新
高阻态输出虚掩
高可靠性塑胶28引脚( DZ后缀)
400密耳宽表面贴装小外形
J形引线( SOJ )封装
工作自由空气的温度范围内
0 ° C至70℃
制造使用增强性能
植入式CMOS ( EPIC
通过)技术
德州仪器( TI
)
可选项
设备
动力
供应
5V
5V
刷新
周期
4 096的64毫秒
2 048 32毫秒
V
CC
DQ0
DQ1
DQ2
DQ3
W
RAS
A11
A10
A0
A1
A2
A3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
SS
DQ7
DQ6
DQ5
DQ4
CAS
OE
A9
A8
A7
A6
A5
A4
V
SS
A11是NC(没有内部连接)的TMS417809 。
PIN NOMENCLATURE
A0 – A11
DQ0 - DQ7
CAS
NC
OE
RAS
VCC
VSS
W
地址输入
数据输入/出
列地址选通
无内部连接
OUTPUT ENABLE
行地址选通
5 V supply
写使能
TMS416809
TMS417809
描述
该TMS41x809系列是一套高速,
16 777 216位的动态随机存取memo-
里斯( DRAM的)组织为2 097 152字
每个8位。它采用了TI的先进设备,最先进的
EPIC技术的高性能,高可靠性,
和低功耗。
这些器件具有最高RAS访问
60纳秒, 70纳秒,和80 ns的时间。所有的地址和
输入数据线锁存芯片,以简化系统
设计。数据输出是虚掩的,允许更大的
系统的灵活性。
该TMS41x809提供采用28引脚塑料
表面贴装封装SOJ ( DZ后缀) 。这
包装的特点是操作从0℃下
至70℃ 。
查看可用的选项表。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
EPIC和TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1996年,德州仪器
邮政信箱1443
休斯敦,得克萨斯州77251-1443
1
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
手术
扩展数据输出
扩展数据输出( EDO )可高达40 MHz的60 - ns的设备数据输出速率。当保持相同的
行地址,同时随机选择地址栏,时间为行地址建立和保持,并
地址复用被淘汰。列的可访问由下式确定的最大数目
t
RASP
,最高RAS低的时间。
扩展数据输出不会在/数据数据输出引脚( DQS)置于高阻抗状态与所述上升
中国科学院边缘。输出仍然有效的系统来锁存数据。后CAS号变高时,在DRAM解码
下一个地址。 OE和W能够控制输出阻抗。 OE和W的描述进一步解释EDO
运营效益。
地址: A0 - A11 ( TMS416809 )和A0 - A10 ( TMS417809 )
二十一个地址位的解码需要的2 097 152的存储单元的位置1 。对于TMS416809 ,
12行的地址位被设置在A0至A11和锁存到由该行地址选通脉冲( RAS)的芯片。
九列地址位A8通过设立A0 。对于TMS417809 , 11行地址位设置上
输入A0到A10和锁存到由RAS芯片。十列地址位是通过建立在A0
A9 。所有的地址必须是稳定的或RAS和CAS的下降沿之前。 RAS是一个类似芯片使能
因为它激活的读出放大器,以及行译码器。 CAS号被用作芯片选择,激活
输出缓冲器和锁存地址位进入列地址缓冲器。
输出使能( OE )
OE控制所述输出缓冲器的阻抗。而CAS和RAS低, W为高, OE可以带来
低或高和有效的数据和高阻抗之间的DQ过渡(参见图7)。有两种
方法放置的DQ进入高阻抗状态,并保持在CAS的时候那个状态。
第一种方法是过渡OE高之前CAS变高,并保持OE为高电平吨
CHO
(保持时间, OE
从CAS)过去CAS过渡。这将禁用DQS和他们保持禁用状态,无论OE ,直到CAS
再次下降。第二种方法是使参考低至CAS号转换为高。然后, OE脉冲可以为高一
最小的t
OEP
(预充电时间, OE)在CAS的时候随时随地,能进一步DQS的考虑
转换的OE CAS之前,再次跌倒(见图7) 。
写使能(W)的
读或写模式是通过W.选择的逻辑高电平W上选择读模式,并且一个逻辑低选择
写入模式。的数据输入被禁止时被选择的读出模式。当W去之前, CAS低
(早期写) ,数据输出保持在整个周期上的高阻抗状态时,允许写操作与
OE接地。当w变低的一个扩展数据输出读取周期中, DQS的被禁用,只要CAS高
(参见图8) 。
数据/数据输出( DQ0 - DQ7 )
数据写操作期间写入或读取 - 修改 - 写周期。取决于操作模式,该后来落下
CAS号或W选通数据到片上数据的边缘与安装闩锁和保持参照的存货边缘倍。
DQS的驱动有效数据符合所有访问时间后仍然有效,除非在W描述的情况下,
和OE描述。
RAS -ONLY刷新
TMS416809
刷新操作必须执行每64毫秒至少一次,以保持数据。这可以通过选通脉冲来实现
每个4 096行( A0 - A11) 。一个正常的读或写周期刷新所有位被选中的每一行中。
甲RAS-只操作可以用来通过保持CAS号在高电平(无效)的水平,可节省作为输出功率
缓冲器保持在高阻抗状态。外部产生的地址必须被用于RAS-只
刷新。
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
TMS417809
刷新操作必须进行每32毫秒至少进行一次,以保持数据。这可以通过选通脉冲来实现
每个2 048行( A 0 - A 10 ) 。一个正常的读或写周期刷新所有位被选中的每一行中。
甲RAS-只操作可以用来通过保持CAS号在高电平(无效)的水平,可节省作为输出功率
缓冲器保持在高阻抗状态。外部产生的地址必须被用于RAS-只
刷新。
隐藏刷新
隐藏的刷新,同时保持有效的数据在输出引脚来实现。这是通过
持有CAS在V
IL
后的指定预充电期间之后的读操作和自行车的RAS ,类似于一个
RAS-只刷新周期。外部地址被忽略,并且刷新地址由内部产生。
CAS先于RAS ( CBR )刷新
CBR刷新是通过将低中科院早于RAS (参见参数t进行
企业社会责任
)的控股后低
RAS下降(参见参数t
CHR
) 。对于连续的CBR刷新周期, CAS可以保持较低,而骑自行车的RAS 。
外部地址被忽略,并且刷新地址由内部产生。
上电
为了实现器件正常工作, 200的初始暂停
s
后跟最少八个初始化周期
电后的整个V是必需
CC
的水平。这八个初始化周期必须包括至少一个刷新
(RAS -只或CBR)的周期。
邮政信箱1443
休斯敦,得克萨斯州77251-1443
3
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
逻辑符号( TMS416809 )
内存2M ×8
A0 10
A1 11
A2 12
A3 13
A4
16
A
0
2 097 151
A5 17
A6 18
A7 19
A8 20
A9 21
A10 9
A11 8
20D17/21D8
20D18
20D19
20D20
C20[ROW]
RAS
7
G23 / [刷新行]
24 [ PWR DWN ]
C21[COL]
G24
&放大器;
23C22
W
OE
6
22
23,21D
G25
A,22D
26
DQ1 3
DQ2 4
DQ3 5
DQ4 24
DQ5 25
DQ6 26
DQ7 27
这个符号是按照ANSI / IEEE标准91-1984和IEC出版647-12 。
24,25EN
20D9/21D0
中科院23
DQ0 2
A,Z26
4
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS416809 , TMS417809
2097152 -字×8位高速的DRAM
SMKS885A - 1995年12月 - 修订1996年3月
逻辑符号( TMS417809 )
内存2M ×8
A0 10
A1 11
A2 12
A3 13
A4
16
A
0
2 097 151
A5 17
A6 18
A7 19
A8 20
A9 21
A10 9
20D19/21D9
20D20
C20[ROW]
RAS
7
G23 / [刷新行]
24 [ PWR DWN ]
C21[COL]
G24
&放大器;
23C22
W
OE
6
22
23,21D
G25
A,22D
26
DQ1 3
DQ2 4
DQ3 5
DQ4 24
DQ5 25
DQ6 26
DQ7 27
这个符号是按照ANSI / IEEE标准91-1984和IEC出版647-12 。
24,25EN
20D10/21D0
中科院23
DQ0 2
A,Z26
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5
查看更多TMS417809PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    TMS417809
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
TMS417809
√ 欧美㊣品
▲10/11+
9459
贴◆插
【dz37.com】实时报价有图&PDF
查询更多TMS417809供应信息

深圳市碧威特网络技术有限公司
 复制成功!