飞利浦半导体
产品speci fi cation
收音机调谐PLL频率合成器
概述
该SAA1057是单芯片的频率合成器IC中
I
2
升科技,它执行的所有调节功能
PLL收音机调谐系统。该集成电路适用于所有类型
无线电接收机,例如汽车收音机,高保真音响收音机和便携式
收音机。
特点
片上的预分频器具有高达120 MHz的输入频率。
片上AM和FM输入放大器,具有灵敏度高
(分别为30 mV到10毫伏) 。
低电流消耗(通常为16毫安AM和20毫安
FM )在较宽的电源电压范围( 3.6 V至12 V) 。
片上放大器,用于为AM和FM环路滤波器(向上
至30 V调谐电压)。
快速参考数据
电源电压范围
V
CC1
V
CC2
V
CC3
电源电流
输入频率范围
引脚FAM
引脚FFM
最大的晶体输入频率
工作环境温度范围
包装外形
18导DIL ;塑料( SOT102H ) ; SOT102-1 ; 1996年9月2日。
f
FAM
f
FFM
f
XTAL
T
AMB
I
CC1
+ I
CC2
I
CC3
3,6 12
3,6 12
SAA1057
片上可编程电流放大器(电荷泵)
调节环路增益。
只有一个基准频率为AM和FM 。
高纯度信号由于采样和保持相
检测器用于在锁定状态。
高调谐速度,由于功能强大的数字记忆
的外锁状态期间相位检测器。
调整步骤AM :1 kHz或1.25 kHz的一个VCO
频率范围为512 kHz至32 MHz的。
调整步骤FM是: 10 kHz或12.5 kHz的一个VCO
频率范围为70兆赫到120兆赫。
串行三线总线接口的微型计算机。
测试/功能。
V
V
V
mA
mA
兆赫
兆赫
兆赫
°C
V
CC2
31
典型值。
典型值。
18
0,8
512 kHz至32
70至120
& GT ;
4
25
至+ 80
1983年11月
2
飞利浦半导体
产品speci fi cation
收音机调谐PLL频率合成器
SAA1057
图1框图。
概述
的SAA1057执行整个PLL合成器
功能(从频率输入调谐电压输出)
对于所有类型的无线电设备与AM和FM频率
范围。
该电路包括以下内容:
独立的输入放大器的AM和FM
VCO -信号。
除法乘10为FM信道。
多路复用器,它选择了AM或FM输入。
一个15位可编程分频器的选择所需要的
频率。
对于在锁定采样和保持鉴相器
条件,以实现对VCO的高频谱纯度
信号。
数字显存频率/相位检测器,它
工作在32倍更高的频率比采样
并保持相位检测器,所以快速调谐可以实现。
一个在锁定计数器检测到时,系统处于锁定。
数字鉴相器的开关自动关闭
当检测到一个处于锁定状态。
参考频率振荡器后跟一个参考
分频器。的频率是由一个4兆赫石英生成
水晶。参考频率可以被选择
32 kHz或40 kHz的用于数字相位检测器(即
装置1千赫和1,25千赫的采样和保持
相位检测器) ,这导致调谐步长为1千赫
和1,25千赫AM , 10 kHz和12.5 kHz的调频。
可编程电流放大器(电荷泵) ,这
控制的两个数字和输出电流
的范围40分贝采样/保持相位检测器。这也
允许调谐系统的环路增益被调节
由微型计算机。
调谐电压放大器,可提供调谐
高达30 V电压
BUS ;这个电路包括一个格式控制部分,一个
16位的移位寄存器和两个15位锁存器。锁存器A
包含在所述可调谐的频率信息
二进制代码。这个二进制编码数,再乘以
调谐间距,等于合成
频率。可编程除法器(不固定
分频预分频器10为FM)可以在编程
介于512和32 767 (见图3) 。锁存器B
包含控制信息。
1983年11月
3
飞利浦半导体
产品speci fi cation
收音机调谐PLL频率合成器
操作说明
SAA1057
控制信息
以下功能可以在锁B.数据字位的数据字格式和比特位置看到被控制
Fig.3.
FM
REFH
CP3
CP2
CP1
CP0
SB2
SLA
PDM1
PDM0
PDM1
0
1
1
BRM
使得数据字B的最后8位( SLA来T0 ) ; “1” =启用, “0”=禁用;当编程的'0' ,则
最后8位数据字B将被自动设置为“0”
锁存器A的负载模式; ' 1 ' =同步, ' 0 ' =异步
相位检测模式
控制位可编程电流放大器ER(见特性)
FM / AM选择; ' 1 ' = FM , ' 0 ' = AM
参考频率选择; '1'= 1.25 kHz时, “0”= 1千赫(采样和保持相位检测器)
PDM0
X
0
1
数字鉴相器
自动开/关
on
关闭
总线接收模式位;在这种模式下,总线接收器的电源电流将被切断的
一个数据传输之后自动(当前绘制减小) ; ' 1 ' =电流切换; “0”=电流
总是在
考位;必须始终编程, “0”
考位;选择该参考频率( 32或40 kHz的),以TEST(测试)引脚的
考位;必须始终编程, “0”
考位;用于选择可编程计数器的测试端子的输出
T3
0
0
0
0
T2
0
1
0
1
T1
0
0
0
0
T0
0
0
1
1
1
参考频率
输出可编程
计数器
输出锁定计数器
“0”=外锁
'1',在锁定=
TEST (引脚18 )
T3
T2
T1
T0
1983年11月
4
飞利浦半导体
产品speci fi cation
收音机调谐PLL频率合成器
SAA1057
( 1 )在零的建立时间(t
LZsu
) CLB可以是低或高,但没有瞬态信号是允许的。这可以是使用时的I
2
C总线是
用于在相同的数据线和时钟线的其他设备。
图2总线格式。
图3位数据字A和B的组织
1983年11月
5