S2070
S2070概览
光纤通道/千兆以太网收发器
环回
本地环回提供了用于执行一个功能
离线测试。这是用于确保有用
串行通道的启用前的完整性
传输介质。它还允许系统
诊断。
A.X.威德默和P.A. Franaszek , "A面向字节的DC
平衡( 0,4 ) 8B / 10B传输码, " IBM研究中心
报告RC 9391 , 1982年5月。
1
在S2070发射器和接收器提供serial-
化和反序列化功能块恩
编码数据以实现千兆以太网或光纤
信道接口。在S2070功能块dia-
克在图2 OP-的序列中所示
操作如下:
发射机
1.10位并行输入
2.并行到串行的转换
3.串行输出
接收器
从串行输入1时钟和数据recoverery
2.串行到并行转换
3.帧检测
4. 10位并行输出
10位并行数据输入到S2070应
从直流平衡的编码方案,如
8B / 10B传输代码,其中的信息是
发送被编码的8位的时间为10位反
使命字符
1
。作为参考,表1示出
该并行数据到8B / 10B码的映射关系。
表1数据映射到8B / 10B
字母表示
数据字节
TX [0: 9]或RX [0: 9]
8B/10B
字母表示
0
a
1
b
2
c
3
d
4
e
5
i
6
f
7
g
8
h
9
j
图2.功能框图
S2070
TX [0: 9]
10
FIFO
(4 x 10)
10
移
注册
TXP
TXN
TBC
PLL时钟
乘数W /
锁定检测
F0 = F1 ×10
RATEN
2:1
D
PLL时钟
恢复瓦特/
锁定检测
移
注册
RXP
RXN
EWRAP
-LCK_REF
EN_CDET
控制
逻辑
10
D
Q
RX [0: 9]
逗号
检测
逻辑
COM_DET
RBC0
RBC1
2
2001年3月7日/ G版
光纤通道/千兆以太网收发器
发射机说明
在S2070发射器接受10位并行输入
数据和序列化它的传输光纤
或同轴电缆的介质。该芯片完全兼容
与IEEE 802.3z支持千兆以太网和ANSI
X3T11光纤通道标准。在S2070采用的是
PLL来生成串口速率传输时钟。该
发送器运行在10倍的TBC的输入时钟,并
工作在全速率或半速率模式。
S2070
发送字节时钟( TBC )
发送字节时钟( TBC)的输入必须是支持
从时钟源100 ppm的耐受合股
保证所发送的数据是否满足光纤
信道的频率范围。内部串行时钟
频率锁定到TBC 。
TBC是在输入由确定的全额或半速率
在RATEN输入的状态。开工率显示
在表2中。
并行 - 串行转换
并行 - 串行转换器需要在10位宽的
从输入锁存器的数据,并将其转换为串行
数据流。并行数据被锁存到反
米特上的TBC的正边沿。该数据是
然后移入串行输出移位寄存器。该
移位寄存器的时钟由内部产生
比特时钟是10倍的TBC的输入频率。 TX [0]
传输连接的第一个。
传输延迟
平均传输延迟为4个并行时钟。
表2.操作价格
RATEN
0
0
1
1
并行输入
速率(Mbps )
125
106.25
62.5
53.125
TBC频率
(兆赫)
125
106.25
62.5
53.125
串行输出
速率(Gbps )
1.25
1.0625
0.625
0.53125
2001年3月7日/ G版
3
S2070
接收机说明
光纤通道/千兆以太网收发器
propriately和快速信号的损失。运行 -
长方格旗连续那些条件
或在12个平行的词零。因此, 119以下
连续的一或零不会导致信号损失
129以上导致信号损失,并且120 - 128可
或可以没有,这取决于如何将数据对齐跨
字节边界。如果这两个截止频率检测试
和游程长度的测试得到满足,则CRU将AT-
诱惑锁定到输入数据。
在PLL控制的串行之间的转移
数据和参考时钟,所述RBC0和RBC1
保持相位连续无故障,保证
下游时钟的完整性。
每当一个信号存在时,接收器尝试
从接收到的数据中恢复串行时钟
流。在S2070搜索的串行比特流
正极性COMMA同步的发生
模式( 0011111xxx正运行不一致),以
执行字同步。一旦同步
对位和字边界被实现,
接收器提供了关于它的并行解码的数据
输出。
时钟恢复功能
时钟恢复是对输入数据进行
流。在时钟恢复一个简单的状态机
宏决定是否从SE-获得锁
里亚尔数据输入或从参考时钟。该决策
锡永是基于频率和行程长度
所输入的串行数据。
锁定到参考频率标准确保
在S2070将在串行数据的变化作出反应
输入频率(相对于基准频
昆西) 。新的锁定状态是依赖于
当前锁定状态,如表3所示的运行 -
长度标准保证了S2070将响应AP-
参考时钟输入
基准时钟必须从低设置
抖动时钟源。所接收的频率
数据流必须在200ppm的基准的
钟,以确保接收器PLL的可靠锁定。
一个单一的参考时钟被提供给两个
发送和接收系统锁相环。
数据输出
在S2070提供任何有框或无框杆
等位基因输出数据,通过的状态确定
EN_CDET 。随着EN_CDET保持有效,在S2070
将检测并对齐到8B / 10B COMMA
码字数据流中的任何地方。当
EN_CDET是无效的,没有尝试同步
chronize任何特定输入字符。
经EN_CDET输入状态改变时,
COM_DET输出响应将被推迟
最大的3个字节的时间。
该COM_DET输出信号有效时
EN_CDET是积极逗号控制字符
之三是存在于RX [0: 9]的并行数据输出。
该COM_DET输出信号将是不活动的所有
其他时间。
表3.锁定为参考频率标准
CURRENT LOCK
状态
PLL频率
(相对于TBC )
< 488 ppm的
锁定
488至732 ppm的
> 732 ppm的
< 244 ppm的
解锁
244至366 ppm的
> 366 ppm的
新的锁国
锁定
未确定
解锁
锁定
未确定
解锁
4
2001年3月7日/ G版