RX中频/ BBA与GPS
S1M8660A (初步)
介绍
48-BCC+-7.0×7.0
S1M8660A是CDMA / AMPS / GPS三重模式IF /基带芯片是
分为三个主要部分组成 - 中频频率处理, basband
处理,以及数字接口。接收器IC( S1M8660A )和
发送器集成电路( S1M8657 )被提供作为一个试剂盒。
S1M8660A是一个接收器集成电路,具有一个接收自动增益控制,基带安装
转换,基带模拟滤波器和AD转换器。它可以发送一个
数字基带信号的数字基带集成电路。
S1M8660A制造在三星的0.5um的高速,高
频率的BiCMOS工艺,可实现卓越的高频
和低功耗的数字运算。
它的工作电压为2.7 3.3V,与工作温度
-30至+ 85°C 。
特点
CDMA / AMPS / GPS三重模式
AGC输入信号范围: 90分贝
QPSK基带转换器
Q基带信号提取内置I , LPF
内置的4位ADC ,用于将I和Q的CDMA模拟基带信号转换为数字基带信号
内置的8位ADC ,用于将I和Q的FM模拟基带信号转换为数字基带信号
采用接收槽函数,以尽量减少AMPS模式功耗
内置VCO的基带转换
内置调制解调器的PDM控制电路来补偿的I和Q补偿
3线串行端口接口( SPI )
工作电压: 2.7 3.3V
48BCC + (7毫米* 7毫米* 0.8毫米)套餐
订购信息
设备
++ S1M8660AX01 - F0T0
++ :开发中
包
48-BCC+-7.0×7.0
工作温度
-30至+85
°
C
1
S1M8660A (初步)
RX中频/ BBA与GPS
引脚说明
针无
1
2
符号
FMCLK
FMSTB
I / O
SEN
DI
描述
FM ADC时钟输入,从调制解调器收到。
信号频率为360kHz ;如果未连接,就变成低电平。
FM选通输入。信号,用于控制调频的ADC初始化和
A-D转换开始。时钟频率为40kHz ,它是接收
从调制解调器;如果未连接,将保持为低电平。
AGC增益控制输入。输入电压允许高达VDDA 。
它保持在高阻抗睡眠过程中。
FM / GPS的中频输入端子,其中具有约一个输入阻抗
865Ω ;通常,在FM中频声表面波滤波器连接到它们。通常情况下,
中频SAW输出是单端。
当不使用这些终端,它们保持在高阻抗。
CDMA IF输入端子,其中具有约一个输入阻抗
865Ω ;一般地, CDMA IF SAW滤波器被连接到它们。
通常, IF SAW输出为差分。当这些终端
不使用时,它们保持在高阻抗。
非常敏感的终端,其连接到所述振荡的LC
谐振电路。
其阻抗大约为2kΩ
输出的PLL ,能够约-12dBm的输出。
当这没有使用时,它仍然保持较高的阻抗。
输入允许/不允许登山, SPI总线控制。
如果输入为高电平时, SPI控制是允许的,和它的相关的3插脚,STB
DATA和CLK ,履行职责;如果低,与3针,
伊德利卜, FMB和SLEEPB ,允许执行并行控制。
当这没有使用时,它保持在低电平。
中产生的偏移控制DC输入用于去除直流
CDMA与AMPS模式中S1M8660A和系统。控制
直流电在PDM中形式的调制解调器产生的,通过遥控
过滤并变换为直流,其被发送到该输入端。
该引脚在CDMA睡眠模式或FM接收模式变为低电平,
该系统被认为是在接收槽模式,并且所有的功能
停止除压控振荡器,压控振荡器缓冲器和TCXO / N 。没有
外部时钟输入,不需要在本产品使用此功能。
当SEN高,该引脚变为选通输入与
3线串行控制输入许可证。
当SEN低,并行控制输入是允许的,这个引脚
执行伊德利卜功能。如果此引脚被打开,它保持为低电平。
当SEN高,该引脚的输入以及与许可输出数据
3线串行控制输入。当SEN低,并行控制输入
是允许的,这个引脚进行伊德利卜。如果此引脚被打开,
保持为低电平。
7
9
10
RAGC_CONT
F/GRX_IF1
F/GRX_IF2
AI
AI
11
12
CRX_IF1
CRX_IF2
AI
21
22
25
26
RXVCO_T1
RXVCO_T2
RXVCO_OUT
SEN
AI
AO
D
27
28
Q_OFS
I_OFS
AI
29
slotb上将
DI
30
伊德利卜/ STB
DI
31
FMB / DATA
BI
4
RX中频/ BBA与GPS
S1M8660A (初步)
引脚说明(续)
针无
32
符号
SLEEPB / CLK
I / O
DI
描述
当SEN高,该引脚输入的时钟与3-许可证
线串行控制输入。当SEN低,并行控制输入
允许和这个引脚进行SLEEPB 。如果此引脚被打开,
保持为低电平。
基准频率输入端子连接到所述VCTCXO输出。
当此针停止,只有DC偏置被传递到保持直流
外部连接的所述电容器的电荷值。
在TCXO参考频率输入的分频输出。 3 ,不同的
分频比以及2-输出驱动能力,可以通过选择
SPI总线控制。默认值: 4.92MHz ,弱者出局*分频比: 1 ,
1/4, 1/16
CHIPx8时钟输出端。它有1025分之512的分频比
在TCXO参考频率。
因此,它不能有一个完美的50%的工作。此端子
不使用( CDMA睡眠, FM IDLE) ,它保持为低电平。该引脚可
专门用于在外部产生CHIPx8时钟输入
使用SPI总线控制。
CDMA的AD转换器的数字输出,它被连接到
调制解调器数据输入引脚。这些数据在芯片同步× 8的
上升沿和输出。因为它们是有效的下降沿,则
数据被锁在调制解调器的下降沿。
由于48引脚的数量被限制在这个产品,销47
和48与FMDATA销共享。
36
TCXO
AI
37
TCXO / N
DO
38
CHIPx8
BI
39
40
41
42
45
46
47
48
4, 6,
14,
15, 17,
20, 24
35
44
3, 5, 8,
13, 16,
18, 19,
23, 43
34
33
RXQD3
RXQD2
RXQD1
RXQD0
RXID3
RXID2
RXID1/FMRID
RXID0/FMRQD
VDDA
DO
AI
用于模拟电路的电源输入端。
VDDD
VDDM
GND
DI
DI
AI
电源的数字逻辑。
动力源为一逻辑电路,与所述数字输入/输出,
连接到一个外部数字逻辑,例如调制解调器。
模拟电路接地。
引脚18是北卡罗来纳州的产物。
GNDD
NC
DI
-
数字逻辑电路接地。
此引脚仅用于内部测试,并没有连接到
任何事情。
5
RX中频/ BBA与GPS
S1M8660A (初步)
介绍
48-BCC+-7.0×7.0
S1M8660A是CDMA / AMPS / GPS三重模式IF /基带芯片是
分为三个主要部分组成 - 中频频率处理, basband
处理,以及数字接口。接收器IC( S1M8660A )和
发送器集成电路( S1M8657 )被提供作为一个试剂盒。
S1M8660A是一个接收器集成电路,具有一个接收自动增益控制,基带安装
转换,基带模拟滤波器和AD转换器。它可以发送一个
数字基带信号的数字基带集成电路。
S1M8660A制造在三星的0.5um的高速,高
频率的BiCMOS工艺,可实现卓越的高频
和低功耗的数字运算。
它的工作电压为2.7 3.3V,与工作温度
-30至+ 85°C 。
特点
CDMA / AMPS / GPS三重模式
AGC输入信号范围: 90分贝
QPSK基带转换器
Q基带信号提取内置I , LPF
内置的4位ADC ,用于将I和Q的CDMA模拟基带信号转换为数字基带信号
内置的8位ADC ,用于将I和Q的FM模拟基带信号转换为数字基带信号
采用接收槽函数,以尽量减少AMPS模式功耗
内置VCO的基带转换
内置调制解调器的PDM控制电路来补偿的I和Q补偿
3线串行端口接口( SPI )
工作电压: 2.7 3.3V
48BCC + (7毫米* 7毫米* 0.8毫米)套餐
订购信息
设备
++ S1M8660AX01 - F0T0
++ :开发中
包
48-BCC+-7.0×7.0
工作温度
-30至+85
°
C
1
S1M8660A (初步)
RX中频/ BBA与GPS
引脚说明
针无
1
2
符号
FMCLK
FMSTB
I / O
SEN
DI
描述
FM ADC时钟输入,从调制解调器收到。
信号频率为360kHz ;如果未连接,就变成低电平。
FM选通输入。信号,用于控制调频的ADC初始化和
A-D转换开始。时钟频率为40kHz ,它是接收
从调制解调器;如果未连接,将保持为低电平。
AGC增益控制输入。输入电压允许高达VDDA 。
它保持在高阻抗睡眠过程中。
FM / GPS的中频输入端子,其中具有约一个输入阻抗
865Ω ;通常,在FM中频声表面波滤波器连接到它们。通常情况下,
中频SAW输出是单端。
当不使用这些终端,它们保持在高阻抗。
CDMA IF输入端子,其中具有约一个输入阻抗
865Ω ;一般地, CDMA IF SAW滤波器被连接到它们。
通常, IF SAW输出为差分。当这些终端
不使用时,它们保持在高阻抗。
非常敏感的终端,其连接到所述振荡的LC
谐振电路。
其阻抗大约为2kΩ
输出的PLL ,能够约-12dBm的输出。
当这没有使用时,它仍然保持较高的阻抗。
输入允许/不允许登山, SPI总线控制。
如果输入为高电平时, SPI控制是允许的,和它的相关的3插脚,STB
DATA和CLK ,履行职责;如果低,与3针,
伊德利卜, FMB和SLEEPB ,允许执行并行控制。
当这没有使用时,它保持在低电平。
中产生的偏移控制DC输入用于去除直流
CDMA与AMPS模式中S1M8660A和系统。控制
直流电在PDM中形式的调制解调器产生的,通过遥控
过滤并变换为直流,其被发送到该输入端。
该引脚在CDMA睡眠模式或FM接收模式变为低电平,
该系统被认为是在接收槽模式,并且所有的功能
停止除压控振荡器,压控振荡器缓冲器和TCXO / N 。没有
外部时钟输入,不需要在本产品使用此功能。
当SEN高,该引脚变为选通输入与
3线串行控制输入许可证。
当SEN低,并行控制输入是允许的,这个引脚
执行伊德利卜功能。如果此引脚被打开,它保持为低电平。
当SEN高,该引脚的输入以及与许可输出数据
3线串行控制输入。当SEN低,并行控制输入
是允许的,这个引脚进行伊德利卜。如果此引脚被打开,
保持为低电平。
7
9
10
RAGC_CONT
F/GRX_IF1
F/GRX_IF2
AI
AI
11
12
CRX_IF1
CRX_IF2
AI
21
22
25
26
RXVCO_T1
RXVCO_T2
RXVCO_OUT
SEN
AI
AO
D
27
28
Q_OFS
I_OFS
AI
29
slotb上将
DI
30
伊德利卜/ STB
DI
31
FMB / DATA
BI
4
RX中频/ BBA与GPS
S1M8660A (初步)
引脚说明(续)
针无
32
符号
SLEEPB / CLK
I / O
DI
描述
当SEN高,该引脚输入的时钟与3-许可证
线串行控制输入。当SEN低,并行控制输入
允许和这个引脚进行SLEEPB 。如果此引脚被打开,
保持为低电平。
基准频率输入端子连接到所述VCTCXO输出。
当此针停止,只有DC偏置被传递到保持直流
外部连接的所述电容器的电荷值。
在TCXO参考频率输入的分频输出。 3 ,不同的
分频比以及2-输出驱动能力,可以通过选择
SPI总线控制。默认值: 4.92MHz ,弱者出局*分频比: 1 ,
1/4, 1/16
CHIPx8时钟输出端。它有1025分之512的分频比
在TCXO参考频率。
因此,它不能有一个完美的50%的工作。此端子
不使用( CDMA睡眠, FM IDLE) ,它保持为低电平。该引脚可
专门用于在外部产生CHIPx8时钟输入
使用SPI总线控制。
CDMA的AD转换器的数字输出,它被连接到
调制解调器数据输入引脚。这些数据在芯片同步× 8的
上升沿和输出。因为它们是有效的下降沿,则
数据被锁在调制解调器的下降沿。
由于48引脚的数量被限制在这个产品,销47
和48与FMDATA销共享。
36
TCXO
AI
37
TCXO / N
DO
38
CHIPx8
BI
39
40
41
42
45
46
47
48
4, 6,
14,
15, 17,
20, 24
35
44
3, 5, 8,
13, 16,
18, 19,
23, 43
34
33
RXQD3
RXQD2
RXQD1
RXQD0
RXID3
RXID2
RXID1/FMRID
RXID0/FMRQD
VDDA
DO
AI
用于模拟电路的电源输入端。
VDDD
VDDM
GND
DI
DI
AI
电源的数字逻辑。
动力源为一逻辑电路,与所述数字输入/输出,
连接到一个外部数字逻辑,例如调制解调器。
模拟电路接地。
引脚18是北卡罗来纳州的产物。
GNDD
NC
DI
-
数字逻辑电路接地。
此引脚仅用于内部测试,并没有连接到
任何事情。
5