SN74GTLPH3245
32位LVTTL至GTLP可调节边沿速率总线收发器
www.ti.com
SCES291D - 1999年10月 - 修订2005年6月
特点
德州仪器Widebus会员+
家庭
TI- OPC电路限制呼入
不均衡负载背板
OEC 电路提高了信号完整性和
降低电磁干扰
GTLP之间的双向信号接口
水平和LVTTL逻辑电平
LVTTL接口是5V容限
高驱动GTLP输出( 100 mA时)
LVTTL输出( -24毫安/ 24 mA)的
可变边沿速率控制( ERC )输入
选择GTLP上升和下降时间为最佳
在数据传输速率和信号完整性
分布式负载
I
关闭
,上电三态和BIAS V
CC
支持
直播插入
对A端口数据输入总线保持
分布式V
CC
和GND引脚最小化
高速开关噪声
闭锁性能超过100mA的每
JESD 78 , II类
描述/订购信息
该SN74GTLPH3245是高驱动器, 32位总线收发器,它提供LVTTL至GTLP和GTLP至LVTTL
信号电平转换。它被划分为4个8位收发器。该装置提供了高速接口
在LVTTL逻辑电平操作卡和背板的GTLP信号电平之间的工作。快速
(大约3倍,比标准的LVTTL或TTL更快)背板操作GTLP的减少直接导致
输出摆幅( <1 V) ,降低了输入阈值水平,改进差分输入, OEC电路和TI- OPC
电路。改进GTLP OEC和TI- OPC电路最大限度地减少总线建立时间,并已设计
使用多个背板模型进行测试。高驱动器允许入射光波的开关在重仓
背板与等效负载阻抗下降到11
.
GTLP是发射接收逻辑器件( GTL ) JEDEC标准的德州仪器( TI )的衍生物
JESD 8-3 。该SN74GTLPH3245的交流规范给出仅在首选高噪声裕度GTLP ,
但用户使用该设备,在任一的GTL的灵活性(Ⅴ
TT
= 1.2 V和V
REF
= 0.8 V)或GTLP (V
TT
=
1.5 V和V
REF
= 1 V)的信号电平。
正常情况下,而B端口操作在GTLP信号电平。在A口和控制输入操作的LVTTL逻辑电平,
但5 -V宽容与TTL和5 V CMOS输入兼容。 V
REF
是B端口差分输入
参考电压。
这个装置是用我住插入应用程序完全指定
关闭
,上电三态和BIAS V
CC
。在我
关闭
电路禁止输出,防止损坏电流回流,通过该装置在通电时
下来。该电三态电路置于高阻抗状态下的输出在上电期间和电源
下来,从而防止驱动冲突。偏压V
CC
电路预充电和前提条件的B端口输入/输出
的连接,从而防止卡插入或移除期间在背板上的活动数据的干扰,并
允许真正的实时插入能力。
这GTLP器件采用TI -OPC电路,主动限制过冲不当所造成的终止
背板,在低到高的信号跃变不均匀分布卡,或空槽。这提高了信号
被保持在较高频率的完整性,从而允许足够的噪声容限。
高驱动GTLP背板接口器件具有可调的边沿速率控制( ERC ) 。更改ERC
GND和V之间的输入电压
CC
调整B端口输出上升时间和下降时间。这允许设计人员
优化系统的数据传输率和信号完整性的背板负载。
有源总线保持电路被设置在有效的逻辑状态保持未使用的或无驱动的LVTTL数据输入。利用
上拉或下拉电阻器与总线保持电路,不建议使用。
当V
CC
是在0和1.5伏特,该装置是在上电期间或断电的高阻抗状态。
然而,为了确保以上1.5伏的高阻抗状态,输出使能(OE )输入应当连接到V
CC
通过上拉电阻;该电阻的最小值由的所述电流吸收能力决定
驱动程序。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus + , TI- OPC , OEC , TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器