三菱<CONTROL / DRIVER IC>
M54992P/FP
双CMOS 24位串行输入锁存驱动器
描述
在M54992是由24的半导体集成电路
的CMOS移位寄存器级和锁存器的串行输入和
串行或并行输出。它是基于双CMOS工艺
技术,并拥有24双极性驱动的并行输出。
引脚配置(顶视图)
GND 1
O
6
2
O
5
3
36 GND
35 O
7
并行输出
34 O
8
33 NC
32 O
9
31 O
10
30 O
11
29 O
12
并行输出
O
4
4
并行输出
O
3
5
O
2
6
O
1
7
串行输入
时钟
S- IN
8
特点
q
串行输入和串行或并行输出
q
串行输出使级联
q
内置锁存器,用于每一级
q
使能输入提供输出控制
q
低电源电流(待机电流I
CC
≤1mA)
q
串行I / O级是典型的CMOS器件兼容
q
驱动程序功能:高耐压( BV
首席执行官
≥30V)
能够驱动大电流(I
O(最大值)
=100mA)
q
宽工作temperrature范围T
a
=-10 – +75°C
M54992P
T 9
28 EN
27 V
CC
26 O
13
25 O
14
使能输入
锁存输入锁存器10
O
24
11
O
23
12
并行输出
O
22
13
并行输出
24 O
15
23 O
16
22 NC
21 O
17
并行输出
20 O
18
19 GND
O
21
14
NC 15
应用
的热敏式打印机头,串行/并行转换点的驱动程序。
驱动继电器和螺线管。
并行输出
O
20
16
O
19
17
功能
在M54992包括的D型触发器24的阶段把触发电路连接到
24锁存器。
数据被输入到串行输入的S- IN和时钟脉冲输入到
时钟输入端T。当从低时钟变为高时,输入
数据输入到第一移位寄存器和数据已经在移
寄存器被顺序地移动。
串行输出的S- OUT被用于多种M54992连接到
扩展的并行输出端数。 S- OUT连接到S- IN
的下一个阶段。
对于并行输出。当从低到时钟脉冲的变化
高时,锁存器的输入(锁存)为高和输出使能输入(EN)是
在低S- IN的串行输入数据出现在输出
1
另
数据已经存在顺序转移到输出
2
通过
O
24
.
的并行输出被反相。
当锁存输入为低电平时,锁存器将保持所存储的数据。
当EN输入为高电平时,输出
1
到O
24
全部关闭。如
内部逻辑是不稳定的,当电源接通时,将EN
输入应保持高电平(设置输出
1
到O
24
关),直到
输入数据集和内部逻辑被初始化。
L- GND为CMOS逻辑电路和P- GND的GND是接地
输出驱动电路
1
到O
24
它采用双极
晶体管能够进行大的驱动电流。
输出负载防止电路内置于该集成电路,以防止
误操作,在电源ON / OFF 。因此,当V
CC
达不到
在固定的水平,所有的输出(O
1
– O
24
)被强制设置为
OFF状态。
串行输入
时钟
并行输出
并行输出
使能输入
GND 18
大纲36P4E
EN
1
36 V
CC
35 O
13
34 O
14
33 O
15
32 O
16
31 O
17
30 O
18
29
28
27
26 O
19
25 O
20
24 O
21
23 O
22
22 O
23
21 O
24
20,
串行输入
并行输出
GND
并行输出
O
12
2
O
11
3
O
10
4
O
9
5
O
8
6
O
7
7
8
GND
9
10
O
6
11
O
5
12
O
4
13
O
3
14
O
2
15
O
1
16
S- 17
T 18
概要36P2R -A
M54992FP
19锁存器锁存器输入
NC :无连接