可编程逻辑器件5256VE
在系统可编程
3.3V超宽高密度PLD
特点
第二代超宽高密度
在系统可编程逻辑器件
3.3V电源
- 用户可选择3.3V / 2.5V的I / O
- 12000 PLD盖茨/ 256宏单元
- 高达144 I / O引脚
- 256寄存器
- 高速全球互联
- 超长通用逻辑块( 32宏单元)
最佳性能
- 超宽输入门控( 68输入),用于快速
计数器,状态机,地址解码器等。
- PCB高效的球栅阵列( BGA )封装选项
- 接口与标准5V TTL器件
高性能ê
2
CMOS
技术
—
f
最大
= 165 MHz的最高工作频率
—
t
pd
= 6.0 ns的传播延迟
- TTL / 3.3V / 2.5V兼容输入阈值和
输出电平
- 电可擦除和可重复编程
- 非易失性
- 可编程的速度/功率逻辑路径优化
在系统可编程
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速调试
100 %的IEEE 1149.1边界扫描可测试性和
3.3V在系统可编程
架构特性
- 增强的引脚锁定结构与单
级别全球路由池和超宽GLBs
- 环绕型乘积项共享阵列支持
多达35个产品条款每个宏单元
- 宏单元支持并发组合和
注册函数
- 宏单元寄存器具有多种控制
选项,包括设置,复位和时钟使能
- 四个专用时钟输入管脚加宏单元
产品期限钟
- 可编程I / O支持可编程总线
抱,拉,开漏和压摆率选项
- 四个全球产品期限输出使能,二
全球OE引脚和每一个乘积项OE
MACROCELL
功能框图
输入总线
通用
逻辑块
输入总线
通用
逻辑块
边界
扫描
接口
通用
逻辑块
通用
逻辑块
输入总线
输入总线
全球路由池
( GRP )
通用
逻辑块
通用
逻辑块
输入总线
输入总线
通用
逻辑块
通用
逻辑块
输入总线
输入总线
可编程逻辑器件5000VE说明
在系统可编程逻辑器件5000VE系列的系统内可编程
高密度的逻辑器件是基于通用逻辑
32个注册的宏单元和单块( GLBs )
全球路由池( GRP )结构互连
GLBs 。
从GLBs输出驱动的全球路由池
在GLBs之间( GRP ) 。交换资源是亲
单元提供了可在全球路由池信号,以驱动
任何或所有设备中的GLBs 。这种机制允许
整个装置快速,高效的连接。
每个GLB包含32个宏单元和一个完全填充,
可编程与阵列160的逻辑乘积项
和三个额外的控制产品方面。该GLB有68
从全球路由池投入其中可用
在这两个真实的补充形式,每一个产品的术语。
在160个乘积项被分组为32套5和
送入一个乘积项共享阵列( PTSA ),这
允许分享的最多35个乘积项为
一个单一的功能。可替换地, PTSA可以是逐
通过对五个方面的产品或更小的功能。该
三个额外的乘积项被用于共用控制:
复位,时钟,时钟使能和输出使能。
2002莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
2002年1月
5256ve_10
1
特定网络阳离子
可编程逻辑器件5256VE
功能框图
图1.系统可编程逻辑器件5256VE功能框图( 144 -I / O选件)
I / O 143
I / O 142
I / O 141
I / O 140
I / O 129
I / O 128
I / O 127
I / O 126
I / O 125
I / O 124
I / O 123
I / O 122
I / O 111
I / O 110
I / O 109
I / O 108
GOE0
GOE1
输入总线
通用
逻辑块
输入总线
通用
逻辑块
边界
扫描
接口
TMS
TCK
TDI
TDO
VCCIO
1TOE
I / O 1
I / O 2
I / O 3
通用
逻辑块
输入总线
I / O 107
I / O 106
I / O 105
I / O 104
通用
逻辑块
输入总线
I / O 14
I / O 15
I / O 16
I / O 17
I / O 93
I / O 92
I / O 91
I / O 90
通用
逻辑块
输入总线
I / O 18
I / O 19
I / O 20
I / O 21
全球路由池
( GRP )
通用
逻辑块
I / O 89
I / O 88
I / O 87
I / O 86
输入总线
I / O 32
I / O 33
I / O 34
I / O 35
I / O 75
I / O 74
I / O 73
I / O 72
通用
逻辑块
通用
逻辑块
输入总线
RESET
输入总线
I / O 54
I / O 55
I / O 56
I / O 57
CLK 0
CLK 1
1CLK 2
1CLK 3
I / O 36
I / O 37
I / O 38
I / O 39
1. CLK2 , CLK3和TOE信号与I / O信号共享。使用下表来确定
其中I / O是由封装类型共享。
套餐类型
100 TQFP
128 TQFP
256引脚fpBGA
272 BGA
I / O 50
I / O 51
I / O 52
I / O 53
1 / O 44 / CLK2
I / O 59 / CLK2
I / O 119 / CLK2
I / O 119 / CLK2
Multplexed信号
I / O 49 / CLK 3
I / O 65 / CLK3
I / O 131 / CLK3
I / O 131 / CLK3
I / O 68
I / O 69
I / O 70
I / O 71
I / O 0 / TOE
I / O 0 / TOE
I / O 0 / TOE
I / O 0 / TOE
2
特定网络阳离子
可编程逻辑器件5256VE
可编程逻辑器件5000VE说明(续)
32注册的宏单元中的GLB由从动
32输出从PTSA或PTSA绕行。每
宏单元包含一个可编程的异或门一家亲
可编程寄存器/锁存器和必要的时钟和
控制逻辑允许组合或注册操作
化。宏单元各具有两个输出端,组合
和注册。从这种双输出能力
宏可以有效地利用硬件资源。
一个输出可以是例如一个注册功能,
而另一个输出可以是不相关的组合
功能。从I / O焊盘设施的直接寄存器输入
大老有效地利用这一特性来构建高速
输入寄存器。
宏单元的寄存器可以从几个中的一个时钟源
设备上可用的全局或乘积项时钟。一
全球和产品长期时钟使能也可用于
每个寄存器,省去了栅极的时钟到
宏单元的寄存器。重置宏蜂窝寄存器
从全局信号提供,其极性是用户自
可选。宏蜂窝寄存器可以被编程为
作为一个D型寄存器或D型锁存器。
从GLB的32个输出可驱动两个全球
路由池和设备的I / O单元。全球路由
池包含每一个宏单元输出一个输入和
每个I / O引脚的一个输入。
输入缓冲器的阈值具有可编程的TTL / 3.3V /
2.5V兼容水平。输出驱动器可以源
4mA到沉8毫安在3.3V模式。输出驱动器具有
一个单独的VCCIO参考输入是独立于
的主电源VCC的设备。此功能允许
单独的输出驱动器来驱动或者3.3V (从
器件的VCC )或2.5V (从VCCIO引脚)的输出电平
而该装置的逻辑和输出电流驱动的
从供电设备电源( VCC ) 。输出驱动器
还提供了独立的可编程边沿速率和
开漏输出能力。可编程的上拉电阻
提供配合关闭未使用的输入。此外,编程
梅布尔总线保持锁存器可容纳三态输出
在他们的最后有效状态,直到公交车被再次驱动
一些设备。
表1.系统可编程逻辑器件5000VE家庭
套餐类型
设备
可编程逻辑器件5128VE
可编程逻辑器件5256VE
可编程逻辑器件5384VE
可编程逻辑器件5512VE
GLBs
4
8
12
16
宏单元100 TQFP
128
256
384
512
—
72 I / O
—
—
128 TQFP
96 I / O
96 I / O
—
—
256引脚fpBGA
—
144 I / O
192 I / O
192 I / O
272 BGA
—
144 I / O
192 I / O
192 I / O
388引脚fpBGA
—
—
—
256 I / O
388 BGA
—
—
—
256 I / O
在系统可编程逻辑器件5000VE系列具有3.3V ,非易失性IN-
系统编程为逻辑和
互连结构,提供了装置来开发
真正的可重构系统。编程实现
通过行业标准的IEEE 1149.1兼容
边界扫描接口。边界扫描测试是也
通过同一接口的支持。
提供增强的,多细胞的安全方案
防止读取JEDEC编程文件
固定时。后使用该设备已被保护
这种机制,以清除安全的唯一方式是向
执行批量擦除指令。
可编程逻辑器件5000VE家庭成员
来自128个宏单元的可编程逻辑器件5000VE家庭范围
512个宏单元和一个3.3V电源工作
供应量。所有家庭成员将可以使用多个
封装选项。在系统可编程逻辑器件5000VE家庭设备
矩阵示出了各种bondout选项示于
在下表中。
该互连结构(GRP)是非常相似的晶格的
现有系统可编程逻辑器件1000,2000和3000系列,但与
增强互连结构优化的引脚锁定
和逻辑路由。这省去了注册
I / O单元或输出路由池。
在系统可编程逻辑器件5000VE包括创新为特色的
在系统可编程逻辑器件5000VA家庭与几个Tures的
增强功能。宏小区进行了优化,该T形
型触发器选项被除去。以提高效率
设计适合的产品期限复位逻辑简化
和极性的选择以及全球预设
功能被除去。可编程输出延迟
功能(选件歪斜)也将被删除。其结果是,在
可编程逻辑器件5000VE不JEDEC与兼容的可编程逻辑器件
5000VA 。可编程逻辑器件5000VA和5000VE引脚可能会有所不同
在同一个包中,但是所有的编程和
电源/接地管脚都位于相同的位置。
3
特定网络阳离子
可编程逻辑器件5256VE
图2.系统可编程逻辑器件5256VE框图( 144 I / O版)
18
CLK2
18
I / O
Q
D
32
GLB4
32
18
32
GLB3
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
CLK3
18
I / O
Q
D
32
GLB5
32
18
32
GLB2
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
18
I / O
Q
D
32
GLB6
32
18
32
GLB1
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
18
I / O
Q
D
32
GLB7
32
18
32
GLB0
18
32
32
D
Q
32
18
18
I / O
IO0/TOE
400
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
CLK0
CLK1
GOE0
GOE1
RESET
4
特定网络阳离子
可编程逻辑器件5256VE
图3.系统可编程逻辑器件5000VE通用逻辑块( GLB )
从GRP
0 1 2
66 67
全球PTOE巴士
对甲苯磺酸
PT 0
PT 1
PT 2
PT 3
PT 4
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
PTSA绕行
宏单元0
从PTSA
到I / O焊盘
4
PT 9
PT 8
PT 7
PT 6
PT 5
MACROCELL 1
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
4
PT 79
PT 78
PT 77
PT 76
PT 75
MACROCELL 15
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
4
PT 159
PT 158
PT 157
PT 156
PT 155
MACROCELL 31
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
PT 160
PT 161
PT 162
4
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
5
可编程逻辑器件5256VE
在系统可编程
3.3V超宽高密度PLD
特点
第二代超宽高密度
在系统可编程逻辑器件
3.3V电源
- 用户可选择3.3V / 2.5V的I / O
- 12000 PLD盖茨/ 256宏单元
- 高达144 I / O引脚
- 256寄存器
- 高速全球互联
- 超长通用逻辑块( 32宏单元)
最佳性能
- 超宽输入门控( 68输入),用于快速
计数器,状态机,地址解码器等。
- PCB高效的球栅阵列( BGA )封装选项
- 接口与标准5V TTL器件
高性能ê
2
CMOS
技术
—
f
最大
= 165 MHz的最高工作频率
—
t
pd
= 6.0 ns的传播延迟
- TTL / 3.3V / 2.5V兼容输入阈值和
输出电平
- 电可擦除和可重复编程
- 非易失性
- 可编程的速度/功率逻辑路径优化
在系统可编程
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速调试
100 %的IEEE 1149.1边界扫描可测试性和
3.3V在系统可编程
架构特性
- 增强的引脚锁定结构与单
级别全球路由池和超宽GLBs
- 环绕型乘积项共享阵列支持
多达35个产品条款每个宏单元
- 宏单元支持并发组合和
注册函数
- 宏单元寄存器具有多种控制
选项,包括设置,复位和时钟使能
- 四个专用时钟输入管脚加宏单元
产品期限钟
- 可编程I / O支持可编程总线
抱,拉,开漏和压摆率选项
- 四个全球产品期限输出使能,二
全球OE引脚和每一个乘积项OE
MACROCELL
功能框图
输入总线
通用
逻辑块
输入总线
通用
逻辑块
边界
扫描
接口
通用
逻辑块
通用
逻辑块
输入总线
输入总线
全球路由池
( GRP )
通用
逻辑块
通用
逻辑块
输入总线
输入总线
通用
逻辑块
通用
逻辑块
输入总线
输入总线
可编程逻辑器件5000VE说明
在系统可编程逻辑器件5000VE系列的系统内可编程
高密度的逻辑器件是基于通用逻辑
32个注册的宏单元和单块( GLBs )
全球路由池( GRP )结构互连
GLBs 。
从GLBs输出驱动的全球路由池
在GLBs之间( GRP ) 。交换资源是亲
单元提供了可在全球路由池信号,以驱动
任何或所有设备中的GLBs 。这种机制允许
整个装置快速,高效的连接。
每个GLB包含32个宏单元和一个完全填充,
可编程与阵列160的逻辑乘积项
和三个额外的控制产品方面。该GLB有68
从全球路由池投入其中可用
在这两个真实的补充形式,每一个产品的术语。
在160个乘积项被分组为32套5和
送入一个乘积项共享阵列( PTSA ),这
允许分享的最多35个乘积项为
一个单一的功能。可替换地, PTSA可以是逐
通过对五个方面的产品或更小的功能。该
三个额外的乘积项被用于共用控制:
复位,时钟,时钟使能和输出使能。
2002莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
2002年1月
5256ve_10
1
特定网络阳离子
可编程逻辑器件5256VE
功能框图
图1.系统可编程逻辑器件5256VE功能框图( 144 -I / O选件)
I / O 143
I / O 142
I / O 141
I / O 140
I / O 129
I / O 128
I / O 127
I / O 126
I / O 125
I / O 124
I / O 123
I / O 122
I / O 111
I / O 110
I / O 109
I / O 108
GOE0
GOE1
输入总线
通用
逻辑块
输入总线
通用
逻辑块
边界
扫描
接口
TMS
TCK
TDI
TDO
VCCIO
1TOE
I / O 1
I / O 2
I / O 3
通用
逻辑块
输入总线
I / O 107
I / O 106
I / O 105
I / O 104
通用
逻辑块
输入总线
I / O 14
I / O 15
I / O 16
I / O 17
I / O 93
I / O 92
I / O 91
I / O 90
通用
逻辑块
输入总线
I / O 18
I / O 19
I / O 20
I / O 21
全球路由池
( GRP )
通用
逻辑块
I / O 89
I / O 88
I / O 87
I / O 86
输入总线
I / O 32
I / O 33
I / O 34
I / O 35
I / O 75
I / O 74
I / O 73
I / O 72
通用
逻辑块
通用
逻辑块
输入总线
RESET
输入总线
I / O 54
I / O 55
I / O 56
I / O 57
CLK 0
CLK 1
1CLK 2
1CLK 3
I / O 36
I / O 37
I / O 38
I / O 39
1. CLK2 , CLK3和TOE信号与I / O信号共享。使用下表来确定
其中I / O是由封装类型共享。
套餐类型
100 TQFP
128 TQFP
256引脚fpBGA
272 BGA
I / O 50
I / O 51
I / O 52
I / O 53
1 / O 44 / CLK2
I / O 59 / CLK2
I / O 119 / CLK2
I / O 119 / CLK2
Multplexed信号
I / O 49 / CLK 3
I / O 65 / CLK3
I / O 131 / CLK3
I / O 131 / CLK3
I / O 68
I / O 69
I / O 70
I / O 71
I / O 0 / TOE
I / O 0 / TOE
I / O 0 / TOE
I / O 0 / TOE
2
特定网络阳离子
可编程逻辑器件5256VE
可编程逻辑器件5000VE说明(续)
32注册的宏单元中的GLB由从动
32输出从PTSA或PTSA绕行。每
宏单元包含一个可编程的异或门一家亲
可编程寄存器/锁存器和必要的时钟和
控制逻辑允许组合或注册操作
化。宏单元各具有两个输出端,组合
和注册。从这种双输出能力
宏可以有效地利用硬件资源。
一个输出可以是例如一个注册功能,
而另一个输出可以是不相关的组合
功能。从I / O焊盘设施的直接寄存器输入
大老有效地利用这一特性来构建高速
输入寄存器。
宏单元的寄存器可以从几个中的一个时钟源
设备上可用的全局或乘积项时钟。一
全球和产品长期时钟使能也可用于
每个寄存器,省去了栅极的时钟到
宏单元的寄存器。重置宏蜂窝寄存器
从全局信号提供,其极性是用户自
可选。宏蜂窝寄存器可以被编程为
作为一个D型寄存器或D型锁存器。
从GLB的32个输出可驱动两个全球
路由池和设备的I / O单元。全球路由
池包含每一个宏单元输出一个输入和
每个I / O引脚的一个输入。
输入缓冲器的阈值具有可编程的TTL / 3.3V /
2.5V兼容水平。输出驱动器可以源
4mA到沉8毫安在3.3V模式。输出驱动器具有
一个单独的VCCIO参考输入是独立于
的主电源VCC的设备。此功能允许
单独的输出驱动器来驱动或者3.3V (从
器件的VCC )或2.5V (从VCCIO引脚)的输出电平
而该装置的逻辑和输出电流驱动的
从供电设备电源( VCC ) 。输出驱动器
还提供了独立的可编程边沿速率和
开漏输出能力。可编程的上拉电阻
提供配合关闭未使用的输入。此外,编程
梅布尔总线保持锁存器可容纳三态输出
在他们的最后有效状态,直到公交车被再次驱动
一些设备。
表1.系统可编程逻辑器件5000VE家庭
套餐类型
设备
可编程逻辑器件5128VE
可编程逻辑器件5256VE
可编程逻辑器件5384VE
可编程逻辑器件5512VE
GLBs
4
8
12
16
宏单元100 TQFP
128
256
384
512
—
72 I / O
—
—
128 TQFP
96 I / O
96 I / O
—
—
256引脚fpBGA
—
144 I / O
192 I / O
192 I / O
272 BGA
—
144 I / O
192 I / O
192 I / O
388引脚fpBGA
—
—
—
256 I / O
388 BGA
—
—
—
256 I / O
在系统可编程逻辑器件5000VE系列具有3.3V ,非易失性IN-
系统编程为逻辑和
互连结构,提供了装置来开发
真正的可重构系统。编程实现
通过行业标准的IEEE 1149.1兼容
边界扫描接口。边界扫描测试是也
通过同一接口的支持。
提供增强的,多细胞的安全方案
防止读取JEDEC编程文件
固定时。后使用该设备已被保护
这种机制,以清除安全的唯一方式是向
执行批量擦除指令。
可编程逻辑器件5000VE家庭成员
来自128个宏单元的可编程逻辑器件5000VE家庭范围
512个宏单元和一个3.3V电源工作
供应量。所有家庭成员将可以使用多个
封装选项。在系统可编程逻辑器件5000VE家庭设备
矩阵示出了各种bondout选项示于
在下表中。
该互连结构(GRP)是非常相似的晶格的
现有系统可编程逻辑器件1000,2000和3000系列,但与
增强互连结构优化的引脚锁定
和逻辑路由。这省去了注册
I / O单元或输出路由池。
在系统可编程逻辑器件5000VE包括创新为特色的
在系统可编程逻辑器件5000VA家庭与几个Tures的
增强功能。宏小区进行了优化,该T形
型触发器选项被除去。以提高效率
设计适合的产品期限复位逻辑简化
和极性的选择以及全球预设
功能被除去。可编程输出延迟
功能(选件歪斜)也将被删除。其结果是,在
可编程逻辑器件5000VE不JEDEC与兼容的可编程逻辑器件
5000VA 。可编程逻辑器件5000VA和5000VE引脚可能会有所不同
在同一个包中,但是所有的编程和
电源/接地管脚都位于相同的位置。
3
特定网络阳离子
可编程逻辑器件5256VE
图2.系统可编程逻辑器件5256VE框图( 144 I / O版)
18
CLK2
18
I / O
Q
D
32
GLB4
32
18
32
GLB3
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
CLK3
18
I / O
Q
D
32
GLB5
32
18
32
GLB2
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
18
I / O
Q
D
32
GLB6
32
18
32
GLB1
18
32
32
D
Q
32
18
18
I / O
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
18
18
I / O
Q
D
32
GLB7
32
18
32
GLB0
18
32
32
D
Q
32
18
18
I / O
IO0/TOE
400
160
3
PT
3
160
PT
160
68
68
160
160
PT
160
3
PT
3
CLK0
CLK1
GOE0
GOE1
RESET
4
特定网络阳离子
可编程逻辑器件5256VE
图3.系统可编程逻辑器件5000VE通用逻辑块( GLB )
从GRP
0 1 2
66 67
全球PTOE巴士
对甲苯磺酸
PT 0
PT 1
PT 2
PT 3
PT 4
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
PTSA绕行
宏单元0
从PTSA
到I / O焊盘
4
PT 9
PT 8
PT 7
PT 6
PT 5
MACROCELL 1
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
4
PT 79
PT 78
PT 77
PT 76
PT 75
MACROCELL 15
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
4
PT 159
PT 158
PT 157
PT 156
PT 155
MACROCELL 31
从PTSA
PTSA绕行
到I / O焊盘
PTOE
PT时钟
PT RESET
PT预置
PT 160
PT 161
PT 162
4
共享PT时钟
共享PT复位
全球PTOE 0 ... 3
要GRP
5