ISL6123 , ISL6124 , ISL6125 ,
ISL6126 , ISL6127 , ISL6128 , ISL6130
数据表
二〇〇八年十月一十五日
FN9005.10
电源排序控制器
Intersil的ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 ,
ISL6128和ISL6130集成四通道
控制开/控制关断电源定序器与
供应监测,故障保护和一个“序列
完成“信号(RESET ) 。对于较大的系统,多于
四个电源可以通过简单的连接线被测序
之间的级联IC的SYSRESET引脚。该ISL6125
使用四个漏极开路输出来控制开/关排序
四用品,而其他测序仪使用专利,
微7X电荷泵来驱动四个外部低成本
NFET开关电源轨由5.3V以上门。这些IC的
可以从任何电源5V偏置降至1.5V 。个人
产品说明如下。
四通道ISL6123 ( ENABLE输入) , ISL6124
( ENABLE输入)和ISL6125芯片提供设计师4轨
当需要所有四个导轨在最小的控制
遵守之前打开并遵守必须
操作过程中保持不变。的ISL6123和ISL6130
禁用时,适合于具有低功耗待机模式
电池供电的应用。
该ISL6125工作像ISL6124而是对
电荷泵驱动栅极驱动输出,它具有开漏
逻辑输出,用于直接连接到其它电路。
与此相反的居多,同时为ISL6126和ISL6130
每四个通道的独立操作,以使
各门会打开,一旦其各自相关的
满足输入电压要求。
该ISL6127是一个预编程的ABCD的导通和
D-C -B -A关断序列IC 。一旦所有的投入都在
合规性和启用后,可将启动顺序
和之后的先前的每个后续的GATE将开启
1完成转弯上。
该ISL6128具有两个组中的两个通道,每个通道具有的其
独立的I / O ,是理想的电压排序成
冗余能力的负荷,因为所有四个输入需
现有纳打开但单个组故障是由忽略
另一组。
外部电阻提供灵活的电压阈值
监测轨电压的编程。延迟和
测序是由外部电容均提供
斜升和斜降。
额外的I / O提供指示和驾驶复位状态
在各种配置中。
对于批量应用,其他可编程选项和
功能就可以了。请联系您的需求的工厂。
特点
可达到任意的导通和关断顺序
四个电源( 0.7V至5V )
从1.5V工作于5V电源电压
耗材V
DD
+电荷泵浦5.3V栅极驱动
可调电压摆率每个轨道
多音序器可以菊花链序列的
独立供应无限多
抗干扰性
欠压锁定每个电源
1μA睡眠状态( ISL6123 , ISL6130 )
高电平( ISL6123 , ISL6130 )或低( ISL6124 , ISL6125 ,
ISL6126 , ISL6127 , ISL6128 )使能输入
开漏版本( ISL6125 )
电压来确定序列( ISL6126 , ISL6130 )
预编程的顺序有( ISL6127 )
双通道分组( ISL6128 )
QFN封装
无铅可(符合RoHS )
应用
显卡
FPGA / ASIC /微处理器/ PowerPC的电源排序
网络路由器
电信系统
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2001年, 2003-2008年。版权所有。
提及的所有其他商标均为其各自所有者的财产。
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128 , ISL6130
订购信息
型号(注1 )
ISL6123IR
ISL6124IR
ISL6125IR
ISL6126IR
ISL6127IR
ISL6128IR
ISL6123IRZA (注2)
ISL6124IRZA (注2)
ISL6125IRZA (注2)
ISL6126IRZA (注2)
ISL6127IRZA (注2)
ISL6128IRZA (注2)
ISL6130IRZA (注2)
ISL612XSEQEVAL1Z
ISL6125EVAL1Z
注意事项:
1.添加“ -T ”后缀磁带和卷轴。请参阅TB347对卷筒规格的详细信息。
2.这些Intersil无铅产品采用塑料包装特殊的无铅材料制成,模塑料/晶片的附属材料和100 %雾
锡板加退火 - E3终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容。
Intersil无铅产品分类MSL在达到或超过IPC / JEDEC的无铅要求的无铅峰值回流温度
STD- 020 。
最热
ISL 6123IR
ISL 6124IR
ISL 6125IR
ISL 6126IR
ISL 6127IR
ISL 6128IR
61 23IRZ
61 24IRZ
61 25IRZ
61 26IRZ
61 27IRZ
61 28IRZ
61 30IRZ
TEMP 。范围(° C)
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
-40至+85
包
24 Ld的4×4 QFN
24 Ld的4×4 QFN
24 Ld的4×4 QFN
24 Ld的4×4 QFN
24 Ld的4×4 QFN
24 Ld的4×4 QFN
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
24 Ld的4×4 QFN (无铅)
PKG 。 DWG 。 #
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
L24.4x4
ISL612X无铅评估平台
ISL6125无铅评估平台
艾因
箱子
CIN
DIN
AOUT
布特
COUT
VDD
BIAS
锁定
VDD+5V
Q- PUMP
1A
DOUT
1A
DLY_ONX
GATE
门
B门
闸门A
DIN
CIN
箱子
艾因
V
DD
启用
SYSRST
RESET
地
DLY_OFF_A
DLY_OFF_B
DLY_OFF_C
UVLO_A
UVLO_B
UVLO_C
UVLO_D
DLY_OFF_D
1.26V
1A
-1A
DLY_ON_A
DLY_ON_B
DLY_ON_C
DLY_ON_D
DLY_OFFX
10ms
瑞星延迟
1.26V
30s
滤波器
UVLOx
逻辑
0.633V
EN
SYSRST
150ms
瑞星延迟
RESET
GATEx
图1.典型的ISL6123应用
用法
图2: ISL6123框图( 1/4)
2
FN9005.10
二〇〇八年十月一十五日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128 , ISL6130
引脚配置
ISL6123 , ISL6124 , ISL6125
( 24 LD QFN )
顶视图
DLY_ON_A
UVLO_A
SYSRST
RESET
RESET
ISL6127
( 24 LD QFN )
顶视图
UVLO_A
20
SYSRST
VDD
VDD
NC
NC
24
ENABLE_1/
ENABLE_1
GATE_A
DLY_OFF_C
DLY_OFF_D
GATE_B
GATE_C
1
2
3
4
5
6
7
GATE_D
23
22
21
20
19
18 DLY_OFF_A
17 UVLO_C
16 DLY_ON_C
ENABLE_1/
ENABLE_1
GATE_A
NC
NC
GATE_B
GATE_C
1
2
3
4
5
6
24
23
22
21
19
18 NC
17 UVLO_C
16 NC
EPAD
(GND)的
15 DLY_ON_D
14 UVLO_D
13 DLY_OFF_B
EPAD
(GND)的
NC
15 NC
14 UVLO_D
13 NC
12
UVLO_B
19
18 DLY_OFF_A
17 UVLO_C
16 DLY_ON_C
NC
15 DLY_ON_D
14 UVLO_D
13 DLY_OFF_B
12
UVLO_B
8
DLY_ON_B
9
NC
10
GND
11
NC
12
UVLO_B
7
GATE_D
8
NC
9
NC
10
GND
DLY_ON_A
21
10
GND
11
NC
20
11
ENABLE_2
UVLO_A
ISL6126 , ISL6130
( 24 LD QFN )
顶视图
UVLO_A
RESET
ISL6128
( 24 LD QFN )
顶视图
RESET
VDD
VDD
23
8
DLY_ON_B
NC
NC
NC
24
ENABLE_1/
ENABLE_1
GATE_A
DLY_OFF_C
DLY_OFF_D
GATE_B
GATE_C
1
2
3
4
5
6
7
GATE_D
23
22
21
20
19
18 DLY_OFF_A
17 UVLO_C
16 NC
ENABLE_1
GATE_A
DLY_OFF_C
DLY_OFF_D
GATE_B
GATE_C
1
2
3
4
5
6
24
22
EPAD
(GND)的
15 NC
14 UVLO_D
13 DLY_OFF_B
8
NC
9
NC
10
GND
11
NC
12
UVLO_B
7
GATE_D
9
RESET_2
3
NC
EPAD
(GND)的
FN9005.10
二〇〇八年十月一十五日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128 , ISL6130
引脚说明
引脚数
针
名字
VDD
GND
ENABLE_1/
ENABLE_1
ENABLE_2/
ENABLE_2
ISL6123 , ISL6124 ,
ISL6125
23
10
1
NC
ISL6126,
ISL6130
23
10
1
NC
ISL6127
23
10
1
NC
ISL6128
23
10
1
11
描述
片上偏置。偏置IC的标称1.5V至5V
偏回归。 IC地面
输入到启动/关闭顺序。输入要启动的程序开始
测序或关闭用品。启用的功能是为10毫秒禁用
UVLO后是满意的。 ISL6123和ISL6130具有启用。 ISL6124 ,
ISL6125 , ISL6126和ISL6127具有启用。只有ISL6128有2启用
输入; 1每个2通道分组。 ENABLE_1为(A , B)和ENABLE_2
为( C,D ) 。
复位输出。 RESET为低信号, 150毫秒后,所有的门都充分
增强。这个延迟是用于输出电压的稳定化。 RESET将断言
低UVLO时不被满足或启用/启用被拉高。
复位输出为开漏N沟道FET ,并保证是
在正确的状态VDD降低到1V ,并经过筛选后忽略快速瞬变
在VDD和UVLO_X 。
RESET_2只存在于ISL6128为(C , D)组I / O 。
欠压锁定/监控输入。这些输入提供一个
引用到内部0.633V基准可编程UV锁定和
被过滤忽略短( <30μs )低于设定的UVLO水平瞬变。
RESET
RESET_2
24
NC
24
NC
24
NC
24
9
UVLO_A
UVLO_B
UVLO_C
UVLO_D
DLY_ON_A
DLY_ON_B
DLY_ON_C
DLY_ON_D
DLY_OFF_A
DLY_OFF_B
DLY_OFF_C
DLY_OFF_D
GATE_A
GATE_B
GATE_C
GATE_D
SYSRST
20
12
17
14
21
8
16
15
18
13
3
4
2
5
6
7
22
20
12
17
14
-
-
-
-
18
13
3
4
2
5
6
7
-
20
12
17
14
-
-
-
-
-
-
-
-
2
5
6
7
22
20
12
17
14
21
8
16
15
18
13
3
4
2
5
6
7
-
门开延时定时器输出。允许编程的延迟和
序列为VOUT开启用电容器接地。每个电容器
被控1μA , 10ms的后导通发起启用/启用与
内部电流源提供延迟到相关的FET的栅极导通。
门关闭延迟定时器输出。允许编程的延迟和
序列VOUT关断,通过启用/通过一个电容来启用
地面上。每个电容器充电用1μA的内部电流源的
内部基准电压产生相应的栅被拉下
转弯断的FET 。
FET栅极驱动输出。驱动外部FET具有1μA的电流源
软启动斜坡到负载。
仅在ISL6125 ,这些都是开漏输出,可拉至一个
最高VDD电压。
系统复位I / O 。作为输入,允许立即无条件闭锁
所有GATE输出时,驱动为低电平。该输入也可以被用于启动
与“零”等待(无10ms的稳定延迟) ,从输入序列编程
该引脚上的信号被拉高到第一栅。作为输出时,有一个
紫外线条件下,该引脚拉低。如果通用于其他SYSRST销在多集成电路
配置时,会引起立即无条件闭锁的所有其他
门上的所有其他ISL612X音序器。
地面上。芯片基板
无连接
GND
NC
EPAD
9, 19
EPAD
8, 9, 11,
15, 16, 19,
21, 22
EPAD
3, 4, 8, 9,
11, 13,
15,16,18,
19, 21
EPAD
19, 22
4
FN9005.10
二〇〇八年十月一十五日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128 , ISL6130
ISL612X变异特征矩阵
数
信道数
UVLO
那
输入
打开-O FF
栅极驱动器所需
1时
或OPEN状态进行监测
每个
初始
UVLO
漏
CMOS /
RESET
启动
故障
输出
TTL
TTL
栅极驱动器
4 UVLO
1 EN
4 UVLO
1 EN
4 UVLO
1 EN
1 UVLO
1 EN
4 UVLO
4门
部分
名字
ISL6123
EN / EN
EN
预设或
可调整的
顺序
数
UVLO和
我成对/ O
特点
时间可调4显示器具有自动重新启动,
打开和关闭
1 I / O
低偏置电流
睡觉
时间可调4显示器具有自动重启
打开和关闭
1 I / O
ISL6124
ISL6125
EN
EN
CMOS
CMO
栅极驱动器
漏极开路
4 UVLO
4 UVLO
4门
4漏极开路时间可调4显示器具有自动重新启动,开
打开和关闭
1 I / O
漏序列索引
输出
1门
4显示器与盖茨无关
电压
1 I / O
作为UVLO有效
确定开
时间可调
关闭
预设
预设
4显示器带自动重启
1 I / O
2台显示器与双冗余
2 I / O
手术
盖茨独立
作为UVLO有效
低偏置电流
睡觉
ISL6126
EN
CMOS
栅极驱动器
4 UVLO
ISL6127
ISL6128
ISL6130
EN
EN
EN
CMOS
CMOS
TTL
栅极驱动器
栅极驱动器
栅极驱动器
4 UVLO
1 EN
4 UVLO
2 EN
1 UVLO
1 EN
4 UVLO
2 UVLO
4 UVLO
4门
2 ·盖茨
1门
4显示器用
电压
1 I / O
确定开
时间可调
关闭
5
FN9005.10
二〇〇八年十月一十五日