添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第942页 > IDT72V3643
3.3伏的CMOS SyncFIFO
TM
具有总线匹配
256 x 36, 512 x 36,
1,024 x 36
.EATURES :
IDT72V3623
IDT72V3633
IDT72V3643
存储容量:
IDT72V3623-256 ×36
IDT72V3633-512 ×36
IDT72V3643-1,024 ×36
时钟频率高达100 MHz ( 6.5 ns访问时间)
时钟FIFO缓冲数据从端口A向端口B
IDT标准时间(使用
EF
FF)
或者第一个字秋季
通过时间(使用OR和IR标志功能)
可编程几乎空和几乎全部的标志;每个人都有
三个默认的偏移量( 8,16和64 )
部分标志的串行或并行编程
36位(长字) , 18位(字)和第9位端口B总线宽度
(字节)
字和字节总线宽度大端或小端格式
复位清除数据和配置FIFO ,局部复位清零数据
但保留配置设置
邮箱旁路寄存器为每个FIFO
自由运行CLKA和CLKB可以是异步或
一致(同时读取和写入数据的一个单
时钟沿允许)
在宽度和深度易于扩展
自动关闭电源的功耗降至最低
可在节省空间的128引脚薄型四方扁平封装( TQFP )
在5V工作的引脚和功能兼容的版本
IDT723623/723633/723643
°
°
工业级温度范围( ? 40 ° C至+ 85°C ),可
.UNCTIONAL框图
MBF1
邮件1
注册
端口-A
控制
逻辑
CLKA
CSA
W / RA
ENA
工商管理硕士
RS1
RS2
PRS
巴士 -
匹配
输入
注册
产量
注册
FIFO1
Mail1,
Mail2,
RESET
逻辑
36
36
RAM阵列
36
256 x 36
512 x 36
1,024 x 36
36
A
0
-A
35
指针
指针
B
0
-B
35
FF / IR
AF
状态标志
逻辑
EF /或
AE
36
36
SPM
FS0/SD
FS1/SEN
可编程标志
偏移寄存器
10
定时
模式
PORT -B
控制
逻辑
邮件2
注册
MBF2
FWFT
CLKB
CSB
W / RB
ENB
MBB
BE
BM
SIZE
4662 drw01
IDT , IDT标志注册为Integrated Device Technology ,Inc.的商标SyncFIFO是集成设备技术公司的商标。
商业级温度范围
2001
2001年8月
DSC-4662/3
1
集成设备技术, Inc.保留所有权利。产品规格sunject更改,恕不另行通知。
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
描述:
该IDT72V3623 / 72V3633 / 72V3643的引脚和功能兼容
在IDT723623的/版本723643分之723633 ,旨在流掉一个3.3V电源
对于极低的功耗。这些器件是单片式,高
速度快,低功耗, CMOS单向同步(时钟) FIFO存储器
支持时钟频率高达100 MHz ,并具有读取访问权限倍
快6.5纳秒。从512分之256 / 1,024× 36的双端口SRAM FIFO缓冲区数据
端口A到端口B端口B的FIFO中的数据可输出36位, 18位或9位的格式
与大端或小端配置的选择。
这些器件同步(时钟)的FIFO ,这意味着每个端口
采用同步接口。通过一个端口的所有数据传输都门
到端口的时钟由使能信号低电平到高电平跳变。时钟的
PIN CON.IGURATION
CSA
FF / IR
NC
PRS
V
CC
AF
NC
MBF2
工商管理硕士
RS1
FS0/SD
GND
GND
FS1/SEN
RS2
MBB
MBF1
V
CC
AE
NC
EF /或
NC
GND
CSB
W / RB
ENB
指数
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
W / RA
ENA
CLKA
GND
A35
A34
A33
A32
VCC
A31
A30
GND
A29
A28
A27
A26
A25
A24
A23
BE / FWFT
GND
A22
V
CC
A21
A20
A19
A18
GND
A17
A16
A15
A14
A13
V
CC
A12
GND
A11
A10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
CLKB
V
CC
V
CC
B35
B34
B33
B32
GND
GND
B31
B30
B29
B28
B27
B26
V
CC
B25
B24
BM
GND
B23
B22
B21
B20
B19
B18
GND
B17
B16
SIZE
V
CC
B15
B14
B13
B12
GND
B11
B10
注意:
1. NC - 无内部连接
A9
A8
A7
A6
GND
A5
A4
A3
SPM
V
CC
A2
A1
A0
GND
B0
B1
B2
B3
B4
B5
GND
B6
V
CC
B7
B8
B9
4662 drw02
TQFP ( PK128-1 ,订货代码: PF )
顶视图
2
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
每个端口是彼此独立的,并且可以是异步或
重合。在使每个端口被配置为提供一种简单
微处理器和/或总线与同步的之间的双向接口
理性的控制。
各端口之间的通信可以经由两个邮箱绕过FIFO中
寄存器。邮箱注册“宽度相匹配所选端口B总线宽度。
每个邮箱寄存器都有一个标志( MBF1和
MBF2)
信号当新邮件
已被存储。
两种复位可以用这些FIFO :复位和部分复位。
复位初始化读操作和写指针的存储器阵列的第一位置
并且选择串行标志编程,并行标志编程,或3中的一个
可能的默认标志偏移设置, 8 , 16或64 。
部分复位还设置了读写指针的第一位置
内存。不像复位,任何现有的设置之前,部分复位(即
编程方法和部分标志默认偏移量)将被保留。部分复位
因为它允许在FIFO存储器的冲刷而无需改变任何有用
配置设置。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一
字写入FIFO为空的输出会自动出现,没有读
需要的操作(不过,随后的访问的话确实neces-
sitate正式的读请求) 。的BE / FWFT引脚复位期间状态
确定所使用的模式。
FIFO中有一个组合的空/输出就绪标志( EF / OR)和
结合全/输入准备好标志( FF / IR) 。该
EF
FF
功能选择
在IDT标准模式。
EF
表示FIFO存储器是否为
空。
FF
示出存储器是否已满或没有。红外和OR功能
在第一个字被选中告吹模式。红外光谱指示是否
该FIFO中有可用的存储器位置。或显示FIFO是否有
可读取或不数据。它标志着对有效数据的存在
输出。
该FIFO具有可编程几乎空标志( AE )和编程
梅布尔几乎满标志( AF) 。
AE
表示当字的选择号码
保留在FIFO存储器中。
AF
表示当FIFO中包含多个
字的选择号码。
FF / IR
AF
是两阶段同步的时钟端口将数据写入
到其阵列。
EF /或
AE
是两阶段同步到端口时钟
从阵列中读取数据。可编程偏移
AE
AF
在加载
平行通过SD输入端口使用A或串行。串行编程模式
销( SPM ),使本次评选。还提供了三个默认偏移设置。
AE
阈值可以被设置在从空边界8 , 16或64个存储单元
AF
阈值可以被设置在从完整边界8 , 16或64的位置。
所有这些选择都是在复位使用FS0和FS1投入制作。
两个或多个设备,可以并行地使用,以创建更宽的数据路径。
在第一个字告吹模式,多台设备可以连接
系列创造更大的字深处。添加外部元件的
不必要的。
如果,在任何时间,在FIFO没有积极地执行功能,该芯片将
自动关机。在断电状态下,电源电流
消费(我
CC
)为最小。启动任何操作(通过激活控制
输入)将立即停止设备的的掉电状态。
该IDT72V3623 / 72V3633 / 72V3643从特点是操作
0℃至70℃。工业级温度范围(-40 ° C至+ 85°C ),可通过
特殊订货。他们使用的是IDT的高速,亚微米CMOS制
技术。
3
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
引脚说明
符号
A0-A35
AE
AF
B0-B35
BE / FWFT
名字
端口A的数据
几乎空标志
( B口)
几乎满标志
( A口)
端口B的数据
大端/
第一个字
砸锅
I / O
I / O
O
O
I / O
I
侧面A. 36位双向数据端口
可编程几乎空标志同步到CLKB 。它为低电平时,也就是说,在数
FIFO为小于或等于在几乎-空B的值的偏移寄存器,X。
可编程几乎满标志同步到CLKA 。它为低电平时的空数
在FIFO中的位置小于或等于在几乎-全A的值的偏移寄存器,Y。
对于B面36位双向数据端口
这是一个双重目的的销。在主复位,就成为高将选择大端操作。
在这种情况下,根据不同的总线宽度,写入A口最显著字节或字读
从B口第一。一个低上会选择小端操作。在这种情况下,至少显著
字节或字写入端口A从B口读第一。主复位后,该引脚选择的时机
模式。高上
FWFT
选择IDT标准模式,低选择第一个字告吹
模式。一旦定时模式被选择时,在水平
FWFT
必须在整个静
设备的操作。
在这个引脚上实现对端口B采用字节或字的总线宽度,视状况
SIZE 。一个低电平选择长字操作。 BM适用于尺寸和BE选择总线的大小和
为端口B端安排BM的等级必须在整个装置的操作是静态的。
CLKA是一个连续的时钟同步,通过端口A的所有数据传输,并可以
异步或重合CLKB 。
FF / IR
AF
同步到低到高
CLKA的过渡。
CLKB是一个连续的时钟同步,通过端口B ,可以是所有的数据传输
异步或重合CLKA 。
EF /或
AE
同步到低到高
CLKB过渡。
CSA
一定要低,以便于CLKA低到高的跳读或写端口A的
A0 - A35输出为高阻状态时,
CSA
为高。
CSB
一定要低,使CLKB低到高的转变来读取或写入端口B数据
在B0 - B35输出为高阻状态时,
CSB
为高。
这是一个双功能引脚。在IDT标准模式中,
EF
功能被选择。
EF
指示
FIFO存储器是否为空。在FWFT模式下, OR功能被选择。或指示
在B0 B35的输出有效数据,可用于读出的存在。
EF /或
被同步到
低到高CLKB过渡。
ENA必须为高电平,使CLKA低到高的转变来读取或写入端口A数据
ENB必须为高电平,使CLKB低到高的转变来读取或写入端口B数据
这是一个双功能引脚。在IDT标准模式中,
FF
功能被选择。
FF
指示
FIFO存储器是否已满。在FWFT模式中,IR功能被选择。 IR
指示是否有可用空间用于写入到FIFO存储器中。
FF / IR
is
同步到CLKA的低到高的转变。
FS1 / SEN和FS0 / SD是用于标记两用输入偏移寄存器编程。中
复位, FS1 / SEN和FS0 / SD ,加上
SPM ,
选择标志抵消编程方法。
三偏移寄存器的编程方法:自动加载的三种预设1
值( 8 , 16或64 ) ,从端口A并行加载和串行加载。
当选择标志偏移寄存器编程串联负载, FS1 / SEN用作启用
同步CLKA的低到高的转变。当FS1 / SEN为低,在CLKA上升沿
CLKA加载位上存在FS0 / SD入X和Y的寄存器。写操作所需的位的数目
编程的偏移寄存器16的IDT72V3623 , 18为IDT72V3633 ,和20的
IDT72V3643 。第一比特写入存储在Y寄存器的MSB和最后位的写入存储X寄存器的LSB 。
描述
BM
总线匹配选择
( B口)
端口A时钟
I
CLKA
I
CLKB
端口B时钟
I
CSA
CSB
EF /或
端口A片
SELECT
端口B芯片
SELECT
空/输出
准备好标志
( B口)
端口A启用
端口B启用
全/输入
准备好标志
( A口)
旗偏移
选择1 /
串行启用,
旗偏移
选择0 /
串行数据
I
I
O
ENA
ENB
FF / IR
I
I
O
FS1/SEN
I
FS0/SD
I
4
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
引脚说明(续)
符号
工商管理硕士
MBB
名字
口邮箱
SELECT
端口B邮箱
SELECT
MAIL1注册标志
I / O
I
I
描述
在MBA的高层次选择一个邮箱注册的端口进行读或写操作。
在MBB高水平选择一个邮箱注册的端口B的读或写操作。当
B0 - B35输出是活动的,在MBB高电平从MAIL1寄存器选择数据输出
一个低电平选择FIFO数据用于输出。
MBF1
设为低电平CLKA低到高的转变将数据写入到MAIL1寄存器。
写入MAIL1寄存器被抑制,而
MBF1
是低的。
MBF1
设为高电平由低到
当端口B读选择CLKB高过渡, MBB高。
MBF1
被设置为高
以下两种复位( RS1 )或部分复位( PRS ) 。
MBF2
设为低电平CLKB低到高的转变将数据写入到mail2寄存器。
写入mail2寄存器被禁止,而
MBF2
是低的。
MBF2
设为高电平由低到
CLKA高转换时,端口的读操作,选择和MBA高。
MBF2
被设置为高
以下任一复位( RS2 )或部分复位( PRS ) 。
一低两个引脚初始化FIFO读写指针的内存的第一个位置,
设置端口B输出寄存器为全零。在低到高的转变
RS1
选择编程
方法(串行或并行),以及三个可编程标志默认偏移之一。它还配置端口
B巴士的大小和尾数安排。 CLKA的四个低到高的转变和四个低到
CLKB高转换必须发生在
RS1
是低的。
的低电平引脚初始化FIFO读写指针的内存,并设置第一位置
端口B输出寄存器为全零。在部分复位,当前选择的总线宽度,尾数
安排,程序设计方法(串行或并行) ,以及可编程标志设置都保留。
该引脚上的高电平时, BM在端口B.一个低高字节选择公交车( 9位)的大小在这个引脚
当BM是高选择字( 18位)总线宽度。尺寸适用于BM和是选择公交车大小
和端口B端布置尺寸级别必须是整个设备的运行静态的。
的低电平引脚选择部分标志偏移的串行编程。在这个引脚上选择并行
编程或默认偏移(8 ,16或64)。
一个高电平选择写操作和低选择在端口A的读操作的低到高
CLKA的过渡。在A0 - A35输出处于高阻抗状态,当W / RA高。
一个低电平选择一个写操作和高选择的端口B的读操作的低到高
CLKB过渡。在B0 - B35输出处于高阻抗状态时,
W / RB
是低的。
MBF1
O
MBF2
Mail2注册标志
O
RS1 , RS2
复位
I
PRS
部分复位
I
SIZE
总线宽度选择
( B口)
串行编程
模式
端口写/
阅读选择
端口B写入/
阅读选择
I
SPM
W / RA
W / RB
I
I
I
5
查看更多IDT72V3643PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    IDT72V3643
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT72V3643
√ 欧美㊣品
▲10/11+
8961
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT72V3643
√ 欧美㊣品
▲10/11+
9476
贴◆插
【dz37.com】实时报价有图&PDF
查询更多IDT72V3643供应信息

深圳市碧威特网络技术有限公司
 复制成功!