16 ×16并行CMOS
乘法累加器
集成设备技术有限公司
IDT7210L
产品特点:
16 ×16并行乘法累加器具有可选
积累和减法
高速: 20ns的乘法累加时间
IDT7210具有可选的积累,减,
舍入和35位的结果预加载
IDT7210是引脚和功能与TRW兼容
TDC1010J , TMC2210 ,赛普拉斯CY7C510和AMD
AM29510
执行减法和双精度加法和
乘法
生产采用先进的CMOS高性能
技术
TTL兼容
提供topbraze DIP , PLCC ,扁平封装和引脚网格
ARRAY
- 军工产品符合MIL -STD - 883 , B类
标准军事绘图# 5962-88733列在此
功能
可用速度:
商业: L20 / 35分之25 / 45/ 55/65
军事:
L25/30/40/55/65/75
描述:
该IDT7210是一种高速,低功耗的16 ×16位并行
乘法器 - 累加器非常适合于实时数字
信号处理应用。采用CMOS制造
硅栅技术,该器件提供了一个非常低功耗
替代现有的双极型和NMOS同行,与
只有1/7到1/10的功耗和出色的速度
( 25ns的最大值)的性能。
销和功能替代TRW的TDC1010J的
IDT7210采用单5伏电源,并兼容
与标准TTL逻辑电平。的IDT7210的体系结构
是相当简单的,具有独立的输入和输出
与时钟D型触发器,一个预紧功能寄存器
使输入的数据被预加载到输出
寄存器,个人三态输出端口扩展
产品( XTP ),以及最重要的产品( MSP )和
至少显着的产品输出(LSP ),它是多路
与Y输入。
在X
IN
和Y
IN
数据输入寄存器可以被指定
通过采用2的补码输入( TC)为任
一个2的补码或无符号的大小,产生一个全
可积累到一个全35位精度的32位结果
结果。这三个输出寄存器 - 延长产品( XTP )
大多数最重要的产品( MSP)和最低有效
产物(LSP) - 由相应的TSX时,TSM控制
和TSL输入线。该LSP可以输出到Y路由
IN
端口。
功能框图
CLKX
X
IN
(X
15
-X
0
)
16
ACC , SUB ,
RND , TC
4
CLKY
Y
IN
(Y
15
-Y
0
/P
15
-P
0
)
16
XREGISTER
控制
注册
乘法器阵列
32
YREGISTER
+
+/–
TSL
PREL
累加器
35
35
CLKP
TSX
3
XTP
OUT
(P
34
-P
32
)
XTP注册
3
MSP注册
LSP注册
16
TSM
PREL
16
MSP
OUT
(P
31
-P
16
)
IDT7210
2577 DRW 01
军用和商用温度范围
1995
集成设备技术有限公司
1995年8月
DSC-2018/7
11.2
1
IDT7210L
16 ×16并行CMOS乘法累加器
军用和商用温度范围
描述(续)
累加输入( ACC)使该器件能够执行
任一个乘法或乘法累加功能。在
乘法累加模式下,输出数据可以被添加到或
减去以前的结果。当减法( SUB )
输入有效同时用活性ACC ,减法
可以被执行。双精度累加结果为
下舍入到一个单精度或单精度
再加上3位扩展的结果。在乘法方式中,扩展
扩展的二进制补码产品产量( XTP )为符号
模式或无符号的模式设置为零。圆( RND )
控制舍入的最重要的产品( MSP )和
3位扩展产品( XTP )输出。当输入预紧
( PREL )是活动的,所有的输出缓冲器被强制进入一个高
阻抗状态(见预紧真值表)和外部数据
可以加载到输出寄存器通过使用TSX , TSL
和TSM信号作为输入控件。
销刀豆网络gurations
X
6
X
5
X
4
X
3
X
2
X
1
X
0
P
0
,
P
1
,
P
2
,
P
3
,
P
4
,
P
5
,
P
6
,
P
7
,
GND
P
8
,
P
9
,
P
10
,
P
11
,
P
12
,
P
13
,
P
14
,
P
15
,
P
16
P
17
P
18
P
19
P
20
P
21
P
22
P
23
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
C64-2 49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
X
7
X
8
X
9
X
10
X
11
X
12
X
13
X
14
X
15
TSL
RND
子
加
CLKX
CLKY
V
CC
TC
TSX
PREL
TSM
CLKP
P
34
P
33
P
32
P
31
P
30
P
29
P
28
P
27
P
26
P
25
P
24
P
2
, Y
2
P
3
, Y
3
P
4
, Y
4
P
5
, Y
5
P
6
, Y
6
P
7
, Y
7
GND
GND
P
8
, Y
8
P
9
, Y
9
P
10
, Y
10
P
11
, Y
11
P
12
, Y
12
P
13
, Y
13
P
14
, Y
14
P
15
, Y
15
P
16
60 59 58 5756 55 54 53 5251 50 4948 47 46 45 44
P
1
, Y
1 61
P
0
, Y
0 62
X
0 63
X
1 64
X
2 65
X
3 66
X
4 67
X
5 68
X
6 1
X
7 2
X
8 3
X
9 4
X
10 5
X
11 6
X
12 7
X
13 8
X
14 9
J68-1 , L68-1
J68-1
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
P
17
P
18
P
19
P
20
P
21
P
22
P
23
P
24
P
25
P
26
P
27
P
28
P
29
P
30
P
31
P
32
P
33
10 11 1213 14 1516 17 18 19 20 21 22 23 24 25 26
2577 DRW 03
2577 DRW 02
DIP
顶视图
P
0
,
Y
0
X
0
X
1
X
2
X
3
X
4
X
5
X
6
X
7
X
8
X
9
X
10
X
11
X
12
X
13
X
14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64636261 605958575655 545352 515049
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
P
1
,
Y
1
P
2
,
Y
2
P
3
,
Y
3
P
4
,
Y
4
P
5
,
Y
5
P
6
,
Y
6
P
7
,
Y
7
GND
P
8
,
Y
8
P
9
,
Y
9
P
10
,
Y
10
P
11
,
Y
11
P
12
,
Y
12
P
13
,
Y
13
P
14
,
Y
14
P
15
,
Y
15
X
15
TSL
RND
子
加
CLKX
CLKY
V
CC
V
CC
V
CC
V
CC
TC
TSX
PREL
TSM
CLKP
P
34
PLCC
顶视图
F64-1
P
16
P
17
P
18
P
19
P
20
P
21
P
22
P
23
P
24
P
25
P
26
P
27
P
28
P
29
P
30
P
31
17181920 212223242526 272829 303132
2577 DRW 04
11.2
X
15
TSL
RND
子
加
CLKX
CLKY
V
CC
TC
TSX
PREL
TSM
CLKP
P
34
P
33
P
32
扁平
顶视图
2
IDT7210L
16 ×16并行CMOS乘法累加器
军用和商用温度范围
11
10
09
08
07
06
05
04
03
02
01
销1
代号
A
X
13
X
11
X
9
X
7
X
5
X
3
X
1
Y
0,
P
0
NC
NC
X
14
X
12
X
10
X
8
X
6
X
4
X
2
X
0
Y
1,
P
1
Y
2,
P
2
B
X
15
TSL
RND ACC CLK
Y
SUB CLK
X
V
CC
TC PREL CLK
P
P
33
TSX TSM
P
34
P
32
P
30
P
28
P
26
NC
P
31
P
29
P
27
P
25
P
23
P
21
P
19
P
17
G68-2
P
24
P
22
P
20
P
18
Y
3,
P
3
Y
4,
P
4
C
Y
5,
P
5
Y
6,
P
6
D
Y
7,
P
7
GND
E
Y
8,
P
8
Y
9,
P
9
F
Y
10,
P
10
Y
11,
P
11
G
Y
12,
P
12
Y
13,
P
13
H
Y
14,
P
14
Y
15,
P
15
J
P
16
NC
K
L
2577 DRW 05
PGA
顶视图
引脚说明
引脚名称
X
0
-
15
Y
0 - 15
/ P
0
-
15
P
16
-
31
P
32
-
34
CLKX
CLKY
CLKP
TSX
TSM
TSL
PREL
加
I / O
I
I / O
I / O
I / O
I
I
I
I
I
I
I
I
数据输入
多路I / O口。
0 - 15
有数据输入,可以用来预加载寄存器LSP上PREL = 1, P
0
-
15
是LSP寄存器输出 - 通过TSL启用。
MSP寄存器输出 - 通过TSM启用。 MSP寄存器可以预先加载的时候PREL = 1 。
XTP寄存器输出 - 通过TSX启用。 XTP寄存器可以通过这些输入时预装
PREL = 1 。
输入数据X
0
-
15
在CLKX上升沿X输入寄存器加载。
输入数据Y
0 - 15
在CLKY上升沿Y输入寄存器加载。
输出数据加载到输出寄存器上CLKP的上升沿。
TSX = 0启用XTP输出, TSX = 1三态P
32
-
34
线。
TSM = 0使MSP输出, TSM = 1三态P
16
-
31
线。
TSL = 0使LSP输出, TSL = 1三态P
0
-
15
线。
当PREL = 1的数据输入上的P
0
-
15
线。当PREL = 0时,在这些线路上的输入将被忽略。
这个输入被装入上( CLKX + CLKY )的上升沿的控制寄存器。
当执行ACC = 1和SUB = 0的累加运算。当ACC = 1和SUB = 1时,一
进行减法运算。当ACC = 0时, SUB输入是一个不在乎与设备作为
简单的乘数,没有积累
这个输入被装入上( CLKX + CLKY )的上升沿的控制寄存器。
此输入仅在ACC = 1。当SUB =输出寄存器1的内容减去
从结果和存回输出寄存器。当输出寄存器的SUB = 0的内容
被添加到结果和存回输出寄存器
这个输入被装入上( CLKX + CLKY )的上升沿的控制寄存器。
当TC = 1时, X和Y的输入被假定为在2的补码形式。当TC = 0 ,X和Y
输入被假定为无符号大小形态
这个输入被装入上( CLKX + CLKY )的上升沿的控制寄存器。
RND处于非活动状态时低。 RND = 1时,增加了一个"1"到LSP的最显著位,舍MSP和
XTP数据
2577 TBL 01
描述
子
I
TC
I
RND
I
11.2
3
IDT7210L
16 ×16并行CMOS乘法累加器
军用和商用温度范围
DC电气特性
(商业: V
CC
= 5.0V
±
10%, T
A
= 0 ° C至+ 70°C ;军事: V
CC
= 5V
±
10%, T
A
= -55 ° C至+ 125°C )
广告
符号
参数
V
IH
输入高电压
V
IL
|I
LI
|
|I
LO
|
V
OH
V
OL(4)
I
OS
I
CC (2)
输入低电压
输入漏电流
输出漏电流
输出高电压
输出低电压
输出短路电流
工作电源电流
测试条件
(5)
确保逻辑高电平
保证逻辑低电平
V
CC
=最大,V
IN
= 0V至
V
CC
V
CC
=最大值,输出禁用
V
OUT
= 0到
V
CC
V
CC
=最小值,我
OH
= -2.0mA
V
CC
=最小值,我
OL
= 4毫安
V
CC
=最大,V
0
GND
V
CC
=最大值,输出启用
F = 10MHz时
(2)
C
L
= 50 pF的
V
IN
≥
V
IH
, V
IN
≤
V
IL
V
IN
≥
V
CC
–0.2V, V
IN
军事
分钟。
2.0
—
—
—
2.4
—
-20
—
典型值。
(1)
—
—
—
—
—
—
—
45
马克斯。
—
0.8
10
10
—
0.4
-100
110
单位
V
V
A
A
V
V
mA
mA
分钟。
2.0
—
—
—
2.4
—
-20
—
典型值。
(1)
—
—
—
—
—
—
—
45
马克斯。
—
0.8
10
10
—
0.4
-100
90
I
CCQ1
I
CCQ2
静态电源电流
静态电源电流
—
—
—
20
4
—
30
10
6
—
—
—
20
4
—
30
12
8
mA
mA
毫安/
兆赫
≤
0.2V
I
CC
/f
(2,3)
增加电源
目前兆赫
V
CC
=最大值,输出禁用
2577 TBL 05
注意事项:
1.典型的暗示V
CC
= 5V和T
A
= +25°C.
2. I
CC
测量在10MHz和V
IN
= 0 3V 。对于频率高于10MHz时,下面的等式可用于商用范围:
I
CC
= 90 + 6 (歼-10 )毫安,其中f =以MHz工作频率。对于军事的范围,我
CC
= 110 + 8 (歼-10 ) 。以MHz为F =工作频率f = 1 / T
MA
.
3.对于频率大于10MHz时,由设计保证,未经生产测试。
4. I
OL
= 4毫安对于T
MA
> 55ns 。
5.对于显示为最大的条件。或最小值,使用下的电气特性指定适当的值。
交流电气特性的商品
(V
CC
= 5V
±
10%, T
A
= 0 °到+ 70 ° C)
符号
t
MA
t
D
t
ENA
t
DIS
t
S
t
H
t
PW
t
HCL
参数
乘法累加时间
(2)
输出延迟
(2)
三态启用时间
三态禁止时间
(1)
输入寄存器建立时间
输入寄存器保持时间
时钟脉冲宽度
相对保持时间
7210L20
分钟。马克斯。
2.0 20
2.0 18
—
18
—
18
10
—
3
—
9
—
0
—
7210L25
分钟。马克斯。
2.0 25
2.0 20
–
20
–
20
12
–
3
–
10
–
0
–
7210L35
分钟。马克斯。
2.0 35
2.0 25
–
25
–
25
12
–
3
–
10
–
0
–
7210L45
分钟。马克斯。
2.0 45
2.0 25
–
25
–
25
15
–
3
–
15
–
0
–
7210L55
分钟。马克斯。
2.0 55
2.0 30
–
30
–
30
20
–
3
–
20
–
0
–
7210L65
分钟。马克斯。单位
2.0 65
ns
2.0 35
ns
–
30
ns
–
30
ns
25
–
ns
3
–
ns
25
–
ns
0
–
ns
2577 TBL 06
注意事项:
1.转换测量
±500mV
从稳态电压。
2.保证最低的延迟,但未经测试
交流电气特色军事
(V
CC
= 5V
±
10%, T
A
= -55 °C至+ 125°C )
符号
t
MA
t
D
t
ENA
t
DIS
t
S
t
H
t
PW
t
HCL
参数
乘法累加时间
(2)
输出延迟
(2)
三态启用时间
三态禁止时间
(1)
输入寄存器建立时间
输入寄存器保持时间
时钟脉冲宽度
相对保持时间
7210L25
分钟。马克斯。
2.0 25
2.0 20
—
20
—
20
12
—
3
—
10
—
0
—
7210L30
分钟。马克斯。
2.0 30
2.0 20
–
20
–
20
12
–
3
–
10
–
0
–
7210L40
分钟。马克斯。
2.0 40
2.0 25
–
25
–
25
15
–
3
–
15
–
0
–
7210L55
分钟。马克斯。
2.0 55
2.0 30
–
30
–
25
20
–
3
–
20
–
0
–
7210L65
分钟。马克斯。
2.0 65
2.0 35
–
30
–
30
25
–
3
–
25
–
0
–
7210L75
分钟。马克斯。单位
2.0 75
ns
2.0 35
ns
–
35
ns
–
30
ns
25
–
ns
3
–
ns
25
–
ns
0
–
ns
2577 TBL 07
注意事项:
1.转换测量
±500mV
从稳态电压。
2.保证最低的延迟,但未经测试
11.2
5