产品特点:
◆
◆
高速2.5V
512K ×36
同步
双口静态RAM
3.3V或2.5V接口
初步
IDT70T3539M
◆
◆
◆
◆
◆
真正的双端口存储器单元,可同步
相同的内存位置的访问
高速数据存取
- 商业: 3.6ns ( 166MHz的) /4.2ns ( 133MHz的) (最大)
- 工业: 4.2ns ( 133MHz的) (最大)
可选流水线或流通输出模式
计数器使能和重复功能
双芯片能够允许深度扩展,而不
附加逻辑
中断和碰撞检测标志
在两个端口全同步操作
- 6ns的周期时间, 166MHz的运行( 12Gbps的带宽)
- 快速3.6ns的时钟到数据输出
- 1.5ns设置时钟和0.5ns的持有所有控制,数据和
地址输入@ 166MHz的
◆
◆
◆
◆
◆
◆
◆
- 数据输入,地址,字节使能和控制寄存器
- 自定时写允许快速循环时间
对于复用总线和总线独立控制字节
匹配的兼容性
双循环取消( DCD)的流水线输出模式
核心2.5V ( ± 100mV的)电源
LVTTL兼容,可选择的3.3V ( ± 150mV的)或2.5V
( ± 100mV的)的I / O和控制信号的电源
每个端口
包括JTAG功能
工业级温度范围(-40 ° C至+ 85°C )是
可在133MHz的
可在一个256引脚球栅阵列( BGA )
功能框图
BE
3L
BE
2L
BE
1L
BE
0L
BE
3R
BE
2R
BE
1R
BE
0R
FT /管
L
1/0
0a 1a
a
0b 1b
b
0c 1c
c
0d 1d
d
1d 0d
d
1c 0c
c
1b 0b
b
1a 0a
a
1/0
FT /管
R
读/写
L
读/写
R
CE
0L
CE
1L
1
0
1/0
B B B B B
W W WWW
0 1 2 3 3
L L L L R的
B B B
W WW
2 1 0
R R R
1
0
1/0
CE
0R
CE
1R
OE
L
OE
R
Dout0-8_L
Dout9-17_L
Dout18-26_L
Dout27-35_L
Dout0-8_R
Dout9-17_R
Dout18-26_R
Dout27-35_R
1D 0D 1C 0C 0B 1B 1A 0A
1A 0A 0B 0C 1B 1C 1D 0D
0/1
,
FT /管
R
FT /管
L
0/1
卑诗省
CBA
512K ×36
内存
ARRAY
I / O
0L
- I / O
35L
Din_L
Din_R
I / O
0R
- I / O
35R
CLK
L
A
18L
A
0L
重复
L
ADS
L
CNTEN
L
A
18R
CLK
R
,
计数器/
地址
注册。
ADDR_L
ADDR_R
计数器/
地址
注册。
A
0R
重复
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1 L
R/
W
L
打断
碰撞
DE TE CTION
逻辑
CE
0 R
CE1
R /
W
R
JTAG
TDO
COL
R
INT
R
COL
L
INT
L
ZZ
L
(1)
ZZ
控制
逻辑
ZZ
R
(1)
5678 DRW 01
注意:
1.睡眠模式引脚关断所有动态输入,除了JTAG输入,当断言。所有静态输入,即PL / FTX和OPTx作为与
睡眠模式引脚上( ZZx )在睡眠模式下都不会受到影响。
2004年4月
DSC五分之五千六百七十八
1
2004集成设备技术有限公司
IDT70T3539M
高速2.5V 512K ×36双端口同步静态RAM
初步
工业和商业温度范围
描述:
该IDT70T3539M是一个高速512K ×36位的同步双核
端口RAM 。存储器阵列采用双端口存储器单元,以允许
从两个端口的任何地址同时访问。对控制寄存器,
数据和地址输入端提供最小的建立和保持时间。时机
由这种方法所提供的纬度允许系统被设计成具有很
短的循环时间。与输入数据寄存器, IDT70T3539M一直
对于具有单向或双向数据流应用进行了优化
在阵阵。自动断电功能,通过控制
CE
0
和CE
1,
允许执行片上的电路的每个端口的输入非常低的待机功耗
模式。
该70T3539M可以支持3.3V的工作电压或
2.5V在一个或两个端口,可控的OPT引脚。电源
对于该装置的核心(Ⅴ
DD
)为2.5V 。
6.42
2
IDT70T3539M
高速2.5V 512K ×36双端口同步静态RAM
初步
工业和商业温度范围
引脚配置
(1,2,3,4)
70T3539M BC
BC-256
(5)
256引脚BGA
顶视图
(6)
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
10/07/03
A1
NC
B1
TDI
B2
NC
B3
A
17L
B4
A
14L
B5
A
11L
B6
A
8L
B7
BE
2L
B8
CE
1L
B9
OE
L
CNTEN
L
A
5L
B10
B
11
B12
A
2L
B13
A
0L
B14
NC
B15
NC
B16
I / O
18L
C1
NC
C2
TDO
C3
A
18L
C4
A
15L
C5
A
12L
C6
A
9L
C7
BE
3L
C8
CE
0L
读/写
L
重复
L
C9
C10
C11
A
4L
C12
A
1L
C13
V
DD
C14
I / O
17L
C15
NC
C16
I / O
18R
I / O
19L
V
SS
D1
D2
D3
A
16L
D4
A
13L
D5
A
10L
D6
A
7L
D7
BE
1L
BE
0L
CLK
L
ADS
L
D8
D9
D10
D11
A
6L
D12
A
3L
D13
选择
L
I / O
17R
I / O
16L
D14
D15
D16
I / O
20R
I / O
19R
I / O
20L
管/
FT
L
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DD
I / O
15R
I / O
15L
I / O
16R
E1
E2
E3
E4
E5
E6
E7
E8
E9
E10
E11
E12
E13
E14
E15
E16
I / O
21R
I / O
21L
I / O
22L
V
DDQL
V
DD
F1
F2
F3
F4
F5
V
DD
F6
INT
L
F7
V
SS
F8
V
SS
F9
V
SS
F10
V
DD
F11
V
DD
V
DDQR
I / O
13L
I / O
14L
I / O
14R
F12
F13
F14
F15
F16
I / O
23L
I / O
22R
I / O
23R
V
DDQL
V
DD
G1
G2
G3
G4
G5
NC
G6
COL
L
G7
V
SS
G8
V
SS
G9
V
SS
G10
V
SS
G11
V
DD
V
DDQR
I / O
12R
I / O
13R
I / O
12L
G12
G13
G14
G15
G16
I / O
24R
I / O
24L
I / O
25L
V
DDQR
V
SS
H1
H2
H3
H4
H5
V
SS
H6
V
SS
H7
V
SS
H8
V
SS
H9
V
SS
H10
V
SS
H11
V
SS
H12
V
DDQL
H13
I / O
10L
I / O
11L
I / O
11R
H14
H15
H16
I / O
26L
I / O
25R
I / O
26R
V
DDQR
V
SS
J1
J2
J3
J4
J5
V
SS
J6
V
SS
J7
V
SS
J8
V
SS
J9
V
SS
J10
V
SS
J11
V
SS
J12
V
DDQL
I / O
9R
J13
J14
IO
9L
I / O
10R
J15
J16
I / O
27L
I / O
28R
I / O
27R
V
DDQL
ZZ
R
K1
K2
K3
K4
K5
V
SS
K6
V
SS
K7
V
SS
K8
V
SS
K9
V
SS
K10
V
SS
K11
ZZ
L
V
DDQR
I / O
8R
I / O
7R
I / O
8L
K12
K13
K14
K15
K16
I / O
29R
I / O
29L
I / O
28L
V
DDQL
V
SS
L1
L2
L3
L4
L5
V
SS
L6
V
SS
L7
V
SS
L8
V
SS
L9
V
SS
L10
V
SS
L11
V
SS
L12
V
DDQR
I / O
6R
I / O
6L
I / O
7L
L13
L14
L15
L16
I / O
30L
I / O
31R
I / O
30R
V
DDQR
V
DD
M1
M2
M3
M4
M5
NC
M6
COL
R
V
SS
M7
M8
V
SS
M9
V
SS
M10
V
SS
M11
V
DD
M12
V
DDQL
I / O
5L
I / O
4R
I / O
5R
M13
M14
M15
M16
I / O
32R
I / O
32L
I / O
31L
V
DDQR
N1
N2
N3
N4
V
DD
N5
V
DD
N6
INT
R
N7
V
SS
N8
V
SS
N9
V
SS
N10
V
DD
N11
V
DD
V
DDQL
I / O
3R
I / O
3L
I / O
4L
N12
N13
N14
N15
N16
I / O
33L
I / O
34R
I / O
33R
P IP E /
FT
R
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
P1
P2
P3
P4
P5
P6
P7
P8
P9
P10
P11
P12
V
DD
P13
I / O
2L
I / O
1R
I / O
2R
P14
P15
P16
I / O
35R
I / O
34L
TMS
R1
R2
R3
A
16R
R4
A
13R
R5
A
10R
R6
A
7R
R7
BE
1R
BE
0R
CLK
R
ADS
R
R8
R9
R10
R11
A
6R
R12
A
3R
R13
I / O
0L
I / O
0R
R14
R15
I / O
1L
R16
I / O
35L
T1
NC
T2
TRST
A
18R
T3
T4
A
15R
T5
A
12R
T6
A
9R
T7
BE
3R
CE
0R
读/写
R
重复
R
A
4R
T8
T9
T10
T11
T12
A
1R
T13
选择
R
T14
NC
T15
NC
T16
,
NC
TCK
NC
A
17R
A
14R
A
11R
A
8R
BE
2R
CE
1R
OE
R
CNTEN
R
A
5R
A
2R
A
0R
NC
NC
5678 DRW 02D
注意事项:
1.所有V
DD
引脚必须连接到2.5V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
DD
( 2.5V )和2.5V如果OPT引脚的端口
设定为V
SS
(0V).
3.所有V
SS
引脚必须连接到接地电源。
4.包体约为17毫米x17毫米X 1.4毫米,用1.0毫米间距。
5.这个包的代码来引用该包图。
6.本文并不表示实际的部分标记的方向。
,
6.42
3
IDT70T3539M
高速2.5V 512K ×36双端口同步静态RAM
初步
工业和商业温度范围
引脚名称
左侧端口
CE
0L
,
CE
1L
读/写
L
OE
L
A
0L
- A
18L
I / O
0L
- I / O
35L
CLK
L
PL / FT
L
ADS
L
CNTEN
L
重复
L
BE
0L
-
BE
3L
V
DDQL
选择
L
ZZ
L
V
DD
V
SS
TDI
TDO
TCK
TMS
TRST
INT
L
COL
L
INT
R
COL
R
正确的端口
CE
0R
,
CE
1R
读/写
R
OE
R
A
0R
- A
18R
I / O
0R
- I / O
35R
CLK
R
PL / FT
R
ADS
R
CNTEN
R
重复
R
BE
0R
-
BE
3R
V
DDQR
选择
R
ZZ
R
名字
芯片启用(输入)
(5)
读/写使能(输入)
输出使能(输入)
地址(输入)
数据输入/输出
时钟(输入)
流水线/流水(输入)
地址选通脉冲使能(输入)
计数器使能(输入)
反反复
(3)
字节允许( 9位字节) (输入)
(5)
电源( I / O总线) ( 3.3V或2.5V )
(1)
(输入)
选项用于选择V
DDQX
(1,2)
(输入)
睡眠模式引脚
(4)
(输入)
电源( 2.5V )
(1)
(输入)
地( 0V ) (输入)
测试数据输入
测试数据输出
测试逻辑时钟( 10MHz)的(输入)
测试模式选择(输入)
复位(初始化TAP控制器) (输入)
中断标志(输出)
碰撞警报(输出)
5678 TBL 01
注意事项:
1. V
DD
, OPT
X
和V
DDQX
必须先设置为合适的工作水平
施加在I / O和控制该端口的输入。
2. OPT
X
选择工作电压电平为在该端口上的输入/输出和控制。
如果OPT
X
被设定为V
DD
( 2.5V ) ,那么该端口的I / O和控制将工作在3.3V
水平和V
DDQX
必须在3.3V供电。如果OPT
X
被设定为V
SS
(0V ),则该
端口的I / O和地址控制将在2.5V的水平和V操作
DDQX
必须是
在2.5V供电。在OPT管脚是相互独立的另一个,两个端口可以
在3.3V电平工作,既可以在2.5V电平工作,或一方可以操作
在3.3V与其他在2.5V 。
3.当
重复
X
是断言,计数器将重置为加载的最后一个有效地址
通过
ADS
X
.
4.睡眠模式引脚关断所有动态输入,除了JTAG输入,当
断言。所有静态输入,即PL / FTX及OPTx作为与睡眠模式引脚
自己( ZZx )在睡眠模式下都不会受到影响。所以建议
疆扫描不能在睡眠模式下工作。
5.芯片使和字节使能双缓冲时, PL / FT = V
IH
即,在
信号需要两个周期,取消选择。
6.42
4
IDT70T3539M
高速2.5V 512K ×36双端口同步静态RAM
初步
工业和商业温度范围
真值表我??读/写使能控制
OE
X
X
X
X
X
X
X
X
X
X
L
L
L
L
L
L
L
H
X
CLK
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
↑
X
CE
0
H
X
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
X
X
CE
1
X
L
H
H
H
H
H
H
H
H
H
H
H
H
H
H
H
X
X
BE
3
X
X
H
H
H
H
L
H
L
L
H
H
H
L
H
L
L
X
X
BE
2
X
X
H
H
H
L
H
H
L
L
H
H
L
H
H
L
L
X
X
BE
1
X
X
H
H
L
H
H
L
H
L
H
L
H
H
L
H
L
X
X
BE
0
X
X
H
L
H
H
H
L
H
L
L
H
H
H
L
H
L
X
X
读/写
X
X
X
L
L
L
L
L
L
L
H
H
H
H
H
H
H
X
X
ZZ
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
H
BYTE 3
I / O
27-35
高-Z
高-Z
高-Z
高-Z
高-Z
高-Z
D
IN
高-Z
D
IN
D
IN
高-Z
高-Z
高-Z
D
OUT
高-Z
D
OUT
D
OUT
高-Z
高-Z
2字节
I / O
18-26
高-Z
高-Z
高-Z
高-Z
高-Z
D
IN
高-Z
高-Z
D
IN
D
IN
高-Z
高-Z
D
OUT
高-Z
高-Z
D
OUT
D
OUT
高-Z
高-Z
(1,2,3,4)
1个字节
I / O
9-17
高-Z
高-Z
高-Z
高-Z
D
IN
高-Z
高-Z
D
IN
高-Z
D
IN
高-Z
D
OUT
高-Z
高-Z
D
OUT
高-Z
D
OUT
高-Z
高-Z
BYTE 0
I / O
0-8
高-Z
高-Z
高-Z
D
IN
高-Z
高-Z
高-Z
D
IN
高-Z
D
IN
D
OUT
高-Z
高-Z
高-Z
D
OUT
高-Z
D
OUT
高-Z
高-Z
模式
取消选择,关机
取消选择,关机
所有字节取消选择
写字节0只
写字节1只
写字节2只
写字节3只
写2个低位字节只有
写上只有2个字节
写入所有字节
读字节0只
读字节1只
读字节2只
读字节3只
阅读下2个字节,只有
阅读两个字节只有
阅读所有字节
输出禁用
睡眠模式
5678 TBL 02
注意事项:
1. "H" = V
IH ,
\u003e\u003e 1 & QUOT ; = V
白细胞介素,
英寸× & QUOT ; =不在乎。
2.
ADS , CNTEN , REPEAT
= V
IH
.
3.
OE
和ZZ是异步输入信号。
4.它可以读取或在给定的接入写入的字节的任何组合。几个有代表性的样品已经在这里说明。
事实表二??地址计数器控制
地址
An
X
X
X
前
国内
地址
X
An
一个+ 1
X
国内
地址
二手
An
一个+ 1
一个+ 1
An
CLK
↑
↑
↑
↑
ADS
L
(4)
H
H
X
CNTEN
X
L
(5)
H
X
重复
(6)
H
H
H
L
(4)
I / O
(3)
D
I / O
(n)
D
I / O
(n+1)
D
I / O
(n+1)
D
I / O
(n)
(1,2)
模式
外部地址使用
柜台启用,内部地址产生
外部地址阻塞的反禁用( AN + 1复用)
计数器设置为最后一个有效
ADS
负载
5678 TBL 03
注意事项:
1. "H" = V
IH ,
\u003e\u003e 1 & QUOT ; = V
白细胞介素,
英寸× & QUOT ; =不在乎。
2.读取和写入操作由R / W的相应设置来控制,
CE
0
,CE
1
,
BEN
和
OE 。
3.输出配置在流通型输出方式:如果输出在流水线模式的数据输出将被延迟了一个周期。
4.
ADS
和
重复
是独立于所有其他的存储器控制信号包括
CE
0
,CE
1
和
BEN
5.如果地址计数器进展
CNTEN
= V
IL
在CLK的上升沿,而不管所有其它存储器控制信号包括
CE
0
,CE
1
,
本。
6.当
重复
是断言,计数器将重置为通过加载的最后一个有效地址
ADS 。
该值没有被设置在上电时:一个已知的位置应该被加载
通过
ADS
在初始化过程中如果需要的话。任何后续
ADS
操作过程中访问将更新
重复
地址位置。
6.42
5