ICSSSTVA16859B
概述
13位到26位的
ICSSSTVA16859B
是一种通用的总线驱动器,设计用于2.3V至2.7VV
DD
操作和SSTL_2
I / O级别,除了LVCMOS RESET #输入。
从D个数据流,以Q由差分时钟(CLK / CLK #)和一个控制信号( RESET# )来控制。正
CLK的边缘被用于触发所述数据流和CLK #是用来维持足够的噪声容限,其中如RESET# ,
一个LVCMOS异步信号,旨在用于在仅通电的时间。
ICSSSTVA16859B
支持低
电源待机操作。逻辑电平为RESET # “低”确保所有内部寄存器和输出(Q )复位
到逻辑“低”状态,所有输入接收器,数据(D)和时钟(CLK / CLK # )被关闭。请注意
RESET#必须始终与LVCMOS电平在一个有效的逻辑状态支持,因为VREF可能无法在稳定
电。
为了确保输出处于定义的逻辑状态稳定的时钟已经提供之前, RESET #必须保持
在上电时为逻辑“低”的水平。
在DDR DIMM的应用,RESET #被指定为完全异步相对于CLK和CLK # 。
因此,没有时序关系,可以在两个信号之间得到保证。当进入低功耗待机状态,
该寄存器将被清除,输出将被驱动为逻辑“低”级别相对快速的时间来禁用
差分输入接收器。这确保在输出无毛刺。然而,走出低功耗的时候
待机状态时,寄存器将很快成为活性相对于该时间,以使差分输入接收器。当
数据输入是一个逻辑电平“低” ,并在的RESET # “低” - 到 - “高”转变,直到时钟稳定
输入接收器完全启用,该设计确保了输出将保持在逻辑“低”电平。
引脚配置( 64引脚TSSOP )
引脚数
1-5, 8-14, 16, 17, 19-25, 28-32
7, 15, 26, 34, 39, 43, 50, 54,
58, 63
6, 18, 27, 33, 38, 47, 59, 64
35, 36, 40-42, 44, 52, 53, 55-
57, 61, 62
48
49
37, 46, 60
51
45
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
VDD
RESET#
VREF
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
数据输出
地
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
描述
引脚配置( 56引脚MLF2 )
引脚数
1-8, 10-16, 18-22, 50-54, 56
37, 48
9, 17, 23, 27, 34, 44, 49, 55
24, 25, 28-31, 39-43, 46, 47
35
36
26, 33, 45
38
32
-
1050A—01/07/05
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
V DD
RESET#
VREF
中心垫
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
PWR
数据输出
地
描述
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
地( MLF2包只)