添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第322页 > ICSSSTVA16859BGLF-T
集成
电路
系统公司
ICSSSTVA16859B
DDR 13位至26位寄存缓冲器
推荐应用:
DDR内存模块:
- DDRI ( PC1600 , PC2100 )
- DDR333 ( PC2700 )
- DDRI -400 ( PC3200 )
提供完整的DDR DIMM解决方案
ICS93V857或ICS95V857
SSTL_2兼容的数据寄存器
产品特点:
差分时钟信号
会见SSTL_2信号数据
支持对输出SSTL_2 I类规格
低电压操作
- V
DD
= 2.3V至2.7V
提供64引脚TSSOP和56引脚MLF封装
超过SSTVN16859性能
销刀豆网络gurations
Q13A
Q12A
Q11A
Q10A
Q9A
VDDQ
GND
Q8A
Q7A
Q6A
Q5A
Q4A
Q3A
Q2A
GND
Q1A
Q13B
VDDQ
Q12B
Q11B
Q10B
Q9B
Q8B
Q7B
Q6B
GND
VDDQ
Q5B
Q4B
Q3B
Q2B
Q1B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
VDDQ
GND
D13
D12
VDD
VDDQ
GND
D11
D10
D9
GND
D8
D7
RESET#
GND
CLK #
CLK
VDDQ
VDD
VREF
D6
GND
D5
D4
D3
GND
VDDQ
VDD
D2
D1
GND
VDDQ
真值表
1
输入
RESET#
L
H
H
H
CLK
X或
漂浮的
L或H
CLK #
X或
漂浮的
L或H
D
X或
漂浮的
H
L
X
Q输出
Q
L
H
L
Q
0(2)
64引脚TSSOP
6.10毫米。机身,0.50毫米。沥青
Q8A
VDDQ
Q9A
Q10A
Q11A
Q12A
Q13A
VDDQ
GND
D13
D12
VDD
VDDQ
D11
56
43
注意事项:
1.
H = "High"信号电平
L = "Low"信号电平
=过渡"Low"到"High"
=过渡"High"到"Low"
X =不关心
前表示稳态输出电平
输入条件成立。
2.
框图
CLK
CLK #
RESET#
D1
VREF
R
CLK
D1
Q1A
Q1B
Q7A
1
Q6A
Q5A
Q4A
Q3A
Q2A
Q1A
Q13B
VDDQ
Q12B
Q11B
Q10B
Q9B
Q8B
14
15
ICSSSTVA16859B
42
D10
ICSSSTVA16859B
D9
D8
D7
RESET#
GND
CLK #
CLK
VDDQ
VDD
VREF
D6
D5
29
D4
28
TO 12其他渠道
1050A—01/07/05
Q7B
Q6B
VDDQ
Q5B
Q4B
Q3B
Q2B
Q1B
VDDQ
D1
D2
VDD
VDDQ
D3
56引脚VFQFN ( MLF2 )
ICSSSTVA16859B
概述
13位到26位的
ICSSSTVA16859B
是一种通用的总线驱动器,设计用于2.3V至2.7VV
DD
操作和SSTL_2
I / O级别,除了LVCMOS RESET #输入。
从D个数据流,以Q由差分时钟(CLK / CLK #)和一个控制信号( RESET# )来控制。正
CLK的边缘被用于触发所述数据流和CLK #是用来维持足够的噪声容限,其中如RESET# ,
一个LVCMOS异步信号,旨在用于在仅通电的时间。
ICSSSTVA16859B
支持低
电源待机操作。逻辑电平为RESET # “低”确保所有内部寄存器和输出(Q )复位
到逻辑“低”状态,所有输入接收器,数据(D)和时钟(CLK / CLK # )被关闭。请注意
RESET#必须始终与LVCMOS电平在一个有效的逻辑状态支持,因为VREF可能无法在稳定
电。
为了确保输出处于定义的逻辑状态稳定的时钟已经提供之前, RESET #必须保持
在上电时为逻辑“低”的水平。
在DDR DIMM的应用,RESET #被指定为完全异步相对于CLK和CLK # 。
因此,没有时序关系,可以在两个信号之间得到保证。当进入低功耗待机状态,
该寄存器将被清除,输出将被驱动为逻辑“低”级别相对快速的时间来禁用
差分输入接收器。这确保在输出无毛刺。然而,走出低功耗的时候
待机状态时,寄存器将很快成为活性相对于该时间,以使差分输入接收器。当
数据输入是一个逻辑电平“低” ,并在的RESET # “低” - 到 - “高”转变,直到时钟稳定
输入接收器完全启用,该设计确保了输出将保持在逻辑“低”电平。
引脚配置( 64引脚TSSOP )
引脚数
1-5, 8-14, 16, 17, 19-25, 28-32
7, 15, 26, 34, 39, 43, 50, 54,
58, 63
6, 18, 27, 33, 38, 47, 59, 64
35, 36, 40-42, 44, 52, 53, 55-
57, 61, 62
48
49
37, 46, 60
51
45
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
VDD
RESET#
VREF
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
数据输出
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
描述
引脚配置( 56引脚MLF2 )
引脚数
1-8, 10-16, 18-22, 50-54, 56
37, 48
9, 17, 23, 27, 34, 44, 49, 55
24, 25, 28-31, 39-43, 46, 47
35
36
26, 33, 45
38
32
-
1050A—01/07/05
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
V DD
RESET#
VREF
中心垫
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
PWR
数据输出
描述
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
地( MLF2包只)
ICSSSTVA16859B
绝对最大额定值
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输入电压
1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
输出电压
1,2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
输入钳位电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出钳位电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
连续输出电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
V
DD
, V
DDQ
或GND电流/针。 。 。 。 。 。 。 。 。 。 。
封装的热阻抗
3
...............
-65 ° C至+ 150°C
-0.5至3.6V
-0.5到V
DD
+0.5
-0.5到V
DDQ
+0.5
-50毫安
-50毫安
-50毫安
-100毫安
55°C/W
注意事项:
1.输入和输出负电压
评级可能被排除在外,如果输入
输出钳位评级观察。
2.本目前仅在流动
输出处于高状态电
V
0
& GT ; V
DDQ
.
3.封装的热阻抗
根据计算出的
JESD 51 。
超出上述上市
绝对最大额定值
可能对器件造成永久性损坏。这些
额定值仅应力的规格和装置的这些功能操作或上述任何其他情况
在规范的业务部门所列出的是不是暗示。暴露在绝对最大额定值条件
长时间可能会影响产品的可靠性。
推荐工作条件 - DDRI / DDR333 ( PC1600 , PC2100 , PC2700 )
参数
V
DD
V
DDQ
V
REF
V
TT
V
I
V
IH( DC)的
V
IH (AC)的
V
IL ( DC )
V
IL ( DC )
V
IH
V
IL
V
ICR
V
ID
V
IX
I
OH
I
OL
T
A
1
描述
电源电压
I / O电源电压
参考电压
终止电压
输入电压
DC输入高电压
交流输入高电压
数据输入
DC输入低电压
AC输入低电压
输入高电压电平
RESET#
输入低电平
共模输入范围
CLK , CLK #
差分输入电压
交叉点电压差分时钟
高电平输出电流
低电平输出电流
工作自由空气的温度
2.3
2.3
1.15
V
REF
- 0.04
0
V
REF
+ 0.15
V
REF
+ 0.31
典型值
2.5
2.5
1.25
V
REF
最大
2.7
2.7
1.35
V
REF
+ 0.04
V
DDQ
单位
V
REF
- 0.15
V
REF
- 0.31
1.7
0.97
0.36
(V
DDQ
/2) - 0.2
0.7
1.53
V
(V
DDQ
/2) + 0.2
-16
16
70
mA
°C
0
通过设计保证,而不是100 %生产测试。
1050A—01/07/05
ICSSSTVA16859B
推荐工作条件 - DDRI -400 ( PC3200 )
参数
V
DD
V
DDQ
V
REF
V
TT
V
I
V
IH( DC)的
V
IH (AC)的
V
IL ( DC )
V
IL ( DC )
V
IH
V
IL
V
ICR
V
ID
V
IX
I
OH
I
OL
T
A
1
描述
电源电压
I / O电源电压
参考电压
终止电压
输入电压
DC输入高电压
交流输入高电压
数据输入
DC输入低电压
AC输入低电压
输入高电压电平
RESET#
输入低电平
共模输入范围
CLK , CLK #
差分输入电压
交叉点电压差分时钟
高电平输出电流
低电平输出电流
工作自由空气的温度
2.5
2.5
1.25
V
REF
- 0.04
0
V
REF
+ 0.15
V
REF
+ 0.31
典型值
2.6
2.6
1.3
V
REF
最大
2.7
2.7
1.35
V
REF
+ 0.04
V
DDQ
单位
V
REF
- 0.15
V
REF
- 0.31
1.7
0.97
0.36
(V
DDQ
/2) - 0.2
0.7
1.53
V
(V
DDQ
/2) + 0.2
-16
16
70
mA
°C
0
通过设计保证,而不是100 %生产测试。
1050A—01/07/05
ICSSSTVA16859B
DC电气特性 - DDRI / DDR333 ( PC1600 , PC2100 , PC2700 )
T
A
= 0 - 70℃ ; V
DD
= 2.5 +/-0.2V, V
DDQ
= 2.5 +/- 0.2V ; (除非另有说明)
符号
V
IK
V
OH
V
OL
I
I
I
DD
所有的输入
待机(静态)
工作(静态)
工作动态
(仅时钟)
参数
I
I
= -18mA
I
OH
= -100A
I
OH
= -8mA
I
OL
= 100A
I
OL
= 8毫安
V
I
= V
DD
或GND
RESET # = GND
V
I
= V
IH (AC)的
或V
白细胞介素(AC)的
,
RESET # = V
DD
V
I
RESET # = V
DD
,
= V
IH (AC)的
或V
白细胞介素(AC)的
, CLK
和CLK #开关50 %
占空比。
RESET # = V
DD
,
V
I
= V
IH (AC)的
或V
白细胞介素(AC)的
, CLK
和CLK #开关50 %
占空比。一个数据输入
在半个时钟切换
频率,50 %占空比
I
OH
= -16mA
I
OL
= 16毫安
I
O
= 20mA下,T
A
= 25° C
V
I
= V
REF
±350mV
V
ICR
= 1.25V, V
我(PP)的
= 360mV
2.3V-2.7V
2.3V-2.7V
2.5V
2.5V
2.5
2.5
7
7
条件
V
DDQ
2.3V
2.3V-2.7V
2.3V
2.3V-2.7V
2.3V
2.7V
V
DDQ
-
0.2
1.95
0.2
0.35
±5
0.01
待定
典型值
最大
-1.2
单位
V
A
A
mA
待定
I
O
= 0
2.7V
μ / MHz的时钟
I
DDD
工作动态
(每个数据输入)
待定
μA /时钟
兆赫/数据
r
OH
r
OL
r
O( D)
C
i
输出高
输出低
[r
OH
- r
OL
每个
单独的位
数据输入
CLK和CLK #
13.5
13
20
20
4
3.5
3.5
pF
注意事项:
1 - 通过设计保证,而不是100 %生产测试。
1050A—01/07/05
集成
电路
系统公司
ICSSSTVA16859B
DDR 13位至26位寄存缓冲器
推荐应用:
DDR内存模块:
- DDRI ( PC1600 , PC2100 )
- DDR333 ( PC2700 )
- DDRI -400 ( PC3200 )
提供完整的DDR DIMM解决方案
ICS93V857或ICS95V857
SSTL_2兼容的数据寄存器
产品特点:
差分时钟信号
会见SSTL_2信号数据
支持对输出SSTL_2 I类规格
低电压操作
- V
DD
= 2.3V至2.7V
提供64引脚TSSOP和56引脚MLF封装
超过SSTVN16859性能
销刀豆网络gurations
Q13A
Q12A
Q11A
Q10A
Q9A
VDDQ
GND
Q8A
Q7A
Q6A
Q5A
Q4A
Q3A
Q2A
GND
Q1A
Q13B
VDDQ
Q12B
Q11B
Q10B
Q9B
Q8B
Q7B
Q6B
GND
VDDQ
Q5B
Q4B
Q3B
Q2B
Q1B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
VDDQ
GND
D13
D12
VDD
VDDQ
GND
D11
D10
D9
GND
D8
D7
RESET#
GND
CLK #
CLK
VDDQ
VDD
VREF
D6
GND
D5
D4
D3
GND
VDDQ
VDD
D2
D1
GND
VDDQ
真值表
1
输入
RESET#
L
H
H
H
CLK
X或
漂浮的
L或H
CLK #
X或
漂浮的
L或H
D
X或
漂浮的
H
L
X
Q输出
Q
L
H
L
Q
0(2)
64引脚TSSOP
6.10毫米。机身,0.50毫米。沥青
Q8A
VDDQ
Q9A
Q10A
Q11A
Q12A
Q13A
VDDQ
GND
D13
D12
VDD
VDDQ
D11
56
43
注意事项:
1.
H = "High"信号电平
L = "Low"信号电平
=过渡"Low"到"High"
=过渡"High"到"Low"
X =不关心
前表示稳态输出电平
输入条件成立。
2.
框图
CLK
CLK #
RESET#
D1
VREF
R
CLK
D1
Q1A
Q1B
Q7A
1
Q6A
Q5A
Q4A
Q3A
Q2A
Q1A
Q13B
VDDQ
Q12B
Q11B
Q10B
Q9B
Q8B
14
15
ICSSSTVA16859B
42
D10
ICSSSTVA16859B
D9
D8
D7
RESET#
GND
CLK #
CLK
VDDQ
VDD
VREF
D6
D5
29
D4
28
TO 12其他渠道
1050A—01/07/05
Q7B
Q6B
VDDQ
Q5B
Q4B
Q3B
Q2B
Q1B
VDDQ
D1
D2
VDD
VDDQ
D3
56引脚VFQFN ( MLF2 )
ICSSSTVA16859B
概述
13位到26位的
ICSSSTVA16859B
是一种通用的总线驱动器,设计用于2.3V至2.7VV
DD
操作和SSTL_2
I / O级别,除了LVCMOS RESET #输入。
从D个数据流,以Q由差分时钟(CLK / CLK #)和一个控制信号( RESET# )来控制。正
CLK的边缘被用于触发所述数据流和CLK #是用来维持足够的噪声容限,其中如RESET# ,
一个LVCMOS异步信号,旨在用于在仅通电的时间。
ICSSSTVA16859B
支持低
电源待机操作。逻辑电平为RESET # “低”确保所有内部寄存器和输出(Q )复位
到逻辑“低”状态,所有输入接收器,数据(D)和时钟(CLK / CLK # )被关闭。请注意
RESET#必须始终与LVCMOS电平在一个有效的逻辑状态支持,因为VREF可能无法在稳定
电。
为了确保输出处于定义的逻辑状态稳定的时钟已经提供之前, RESET #必须保持
在上电时为逻辑“低”的水平。
在DDR DIMM的应用,RESET #被指定为完全异步相对于CLK和CLK # 。
因此,没有时序关系,可以在两个信号之间得到保证。当进入低功耗待机状态,
该寄存器将被清除,输出将被驱动为逻辑“低”级别相对快速的时间来禁用
差分输入接收器。这确保在输出无毛刺。然而,走出低功耗的时候
待机状态时,寄存器将很快成为活性相对于该时间,以使差分输入接收器。当
数据输入是一个逻辑电平“低” ,并在的RESET # “低” - 到 - “高”转变,直到时钟稳定
输入接收器完全启用,该设计确保了输出将保持在逻辑“低”电平。
引脚配置( 64引脚TSSOP )
引脚数
1-5, 8-14, 16, 17, 19-25, 28-32
7, 15, 26, 34, 39, 43, 50, 54,
58, 63
6, 18, 27, 33, 38, 47, 59, 64
35, 36, 40-42, 44, 52, 53, 55-
57, 61, 62
48
49
37, 46, 60
51
45
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
VDD
RESET#
VREF
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
数据输出
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
描述
引脚配置( 56引脚MLF2 )
引脚数
1-8, 10-16, 18-22, 50-54, 56
37, 48
9, 17, 23, 27, 34, 44, 49, 55
24, 25, 28-31, 39-43, 46, 47
35
36
26, 33, 45
38
32
-
1050A—01/07/05
引脚名称
Q (13:1)
GND
VDDQ
D (13:1)
CLK
CLK #
V DD
RESET#
VREF
中心垫
TYPE
产量
PWR
PWR
输入
输入
输入
PWR
输入
输入
PWR
数据输出
描述
输出电源电压, 2.5V标称
数据输入
正面主时钟输入
负主时钟输入
核心供电电压, 2.5V标称
RESET (低电平有效)
输入参考电压标称值为2.5V
地( MLF2包只)
ICSSSTVA16859B
绝对最大额定值
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输入电压
1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
输出电压
1,2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
输入钳位电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出钳位电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
连续输出电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
V
DD
, V
DDQ
或GND电流/针。 。 。 。 。 。 。 。 。 。 。
封装的热阻抗
3
...............
-65 ° C至+ 150°C
-0.5至3.6V
-0.5到V
DD
+0.5
-0.5到V
DDQ
+0.5
-50毫安
-50毫安
-50毫安
-100毫安
55°C/W
注意事项:
1.输入和输出负电压
评级可能被排除在外,如果输入
输出钳位评级观察。
2.本目前仅在流动
输出处于高状态电
V
0
& GT ; V
DDQ
.
3.封装的热阻抗
根据计算出的
JESD 51 。
超出上述上市
绝对最大额定值
可能对器件造成永久性损坏。这些
额定值仅应力的规格和装置的这些功能操作或上述任何其他情况
在规范的业务部门所列出的是不是暗示。暴露在绝对最大额定值条件
长时间可能会影响产品的可靠性。
推荐工作条件 - DDRI / DDR333 ( PC1600 , PC2100 , PC2700 )
参数
V
DD
V
DDQ
V
REF
V
TT
V
I
V
IH( DC)的
V
IH (AC)的
V
IL ( DC )
V
IL ( DC )
V
IH
V
IL
V
ICR
V
ID
V
IX
I
OH
I
OL
T
A
1
描述
电源电压
I / O电源电压
参考电压
终止电压
输入电压
DC输入高电压
交流输入高电压
数据输入
DC输入低电压
AC输入低电压
输入高电压电平
RESET#
输入低电平
共模输入范围
CLK , CLK #
差分输入电压
交叉点电压差分时钟
高电平输出电流
低电平输出电流
工作自由空气的温度
2.3
2.3
1.15
V
REF
- 0.04
0
V
REF
+ 0.15
V
REF
+ 0.31
典型值
2.5
2.5
1.25
V
REF
最大
2.7
2.7
1.35
V
REF
+ 0.04
V
DDQ
单位
V
REF
- 0.15
V
REF
- 0.31
1.7
0.97
0.36
(V
DDQ
/2) - 0.2
0.7
1.53
V
(V
DDQ
/2) + 0.2
-16
16
70
mA
°C
0
通过设计保证,而不是100 %生产测试。
1050A—01/07/05
ICSSSTVA16859B
推荐工作条件 - DDRI -400 ( PC3200 )
参数
V
DD
V
DDQ
V
REF
V
TT
V
I
V
IH( DC)的
V
IH (AC)的
V
IL ( DC )
V
IL ( DC )
V
IH
V
IL
V
ICR
V
ID
V
IX
I
OH
I
OL
T
A
1
描述
电源电压
I / O电源电压
参考电压
终止电压
输入电压
DC输入高电压
交流输入高电压
数据输入
DC输入低电压
AC输入低电压
输入高电压电平
RESET#
输入低电平
共模输入范围
CLK , CLK #
差分输入电压
交叉点电压差分时钟
高电平输出电流
低电平输出电流
工作自由空气的温度
2.5
2.5
1.25
V
REF
- 0.04
0
V
REF
+ 0.15
V
REF
+ 0.31
典型值
2.6
2.6
1.3
V
REF
最大
2.7
2.7
1.35
V
REF
+ 0.04
V
DDQ
单位
V
REF
- 0.15
V
REF
- 0.31
1.7
0.97
0.36
(V
DDQ
/2) - 0.2
0.7
1.53
V
(V
DDQ
/2) + 0.2
-16
16
70
mA
°C
0
通过设计保证,而不是100 %生产测试。
1050A—01/07/05
ICSSSTVA16859B
DC电气特性 - DDRI / DDR333 ( PC1600 , PC2100 , PC2700 )
T
A
= 0 - 70℃ ; V
DD
= 2.5 +/-0.2V, V
DDQ
= 2.5 +/- 0.2V ; (除非另有说明)
符号
V
IK
V
OH
V
OL
I
I
I
DD
所有的输入
待机(静态)
工作(静态)
工作动态
(仅时钟)
参数
I
I
= -18mA
I
OH
= -100A
I
OH
= -8mA
I
OL
= 100A
I
OL
= 8毫安
V
I
= V
DD
或GND
RESET # = GND
V
I
= V
IH (AC)的
或V
白细胞介素(AC)的
,
RESET # = V
DD
V
I
RESET # = V
DD
,
= V
IH (AC)的
或V
白细胞介素(AC)的
, CLK
和CLK #开关50 %
占空比。
RESET # = V
DD
,
V
I
= V
IH (AC)的
或V
白细胞介素(AC)的
, CLK
和CLK #开关50 %
占空比。一个数据输入
在半个时钟切换
频率,50 %占空比
I
OH
= -16mA
I
OL
= 16毫安
I
O
= 20mA下,T
A
= 25° C
V
I
= V
REF
±350mV
V
ICR
= 1.25V, V
我(PP)的
= 360mV
2.3V-2.7V
2.3V-2.7V
2.5V
2.5V
2.5
2.5
7
7
条件
V
DDQ
2.3V
2.3V-2.7V
2.3V
2.3V-2.7V
2.3V
2.7V
V
DDQ
-
0.2
1.95
0.2
0.35
±5
0.01
待定
典型值
最大
-1.2
单位
V
A
A
mA
待定
I
O
= 0
2.7V
μ / MHz的时钟
I
DDD
工作动态
(每个数据输入)
待定
μA /时钟
兆赫/数据
r
OH
r
OL
r
O( D)
C
i
输出高
输出低
[r
OH
- r
OL
每个
单独的位
数据输入
CLK和CLK #
13.5
13
20
20
4
3.5
3.5
pF
注意事项:
1 - 通过设计保证,而不是100 %生产测试。
1050A—01/07/05
查看更多ICSSSTVA16859BGLF-TPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICSSSTVA16859BGLF-T
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    ICSSSTVA16859BGLF-T
    -
    -
    -
    -
    终端采购配单精选

查询更多ICSSSTVA16859BGLF-T供应信息

深圳市碧威特网络技术有限公司
 复制成功!