添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第470页 > ICS9250yF-13
集成
电路
系统公司
ICS9250-13
频率发生器&集成缓冲器奔腾/专业版
TM
概述
ICS9250-13
生成所需的高速时钟的所有
RISC或CISC微处理器的系统,如英特尔PentiumPro
或Cyrix的。八种不同的参考频率的乘数因子
在外部选择与平滑的频率转换。
扩频可以通过我启用
2
C语言编程。
扩频通常会降低系统的电磁干扰8dB至
10分贝。这简化了EMI认证,而不诉诸
电路板设计迭代或昂贵的屏蔽。该
ICS9250-13
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
特点
3.3V输出: SDRAM , PCI ,楼盘, 48 / 24MHz的
2.5V或3.3V输出: CPU
20欧姆的CPU时钟输出阻抗
20欧姆的PCI时钟输出阻抗
从CPU (早期)倾斜,以PCI时钟 - 1至4纳秒,
中心2.6纳秒。
对于C无外部负载上限
L
= 18pF之结晶
± 250 ps的CPU , PCI时钟偏移
400PS (循环周期) CPU抖动
平滑的频率切换,从选择
50 83.3 MHz的CPU 。
I
2
C接口编程
2ms的上电时钟稳定时间
时钟占空比45-55 % 。
56引脚300密耳SSOP封装
工作电压为3.3V , 5V容限输入。
440LX / EX型芯片组的主板单芯片
时钟解决方案。
框图
Recomended应用:
引脚配置
电源组
VDDREF = REF (0: 1)中, X1,X2
VDDPCI = PCICLK_F , PCICLK (0: 5)
VDDSDR = SDRAM ( 0:11 ) ,供应PLL内核,
VDD48 =的24MHz , 48MHz的
VDDLIOAPIC = IOAPIC
VDDL2CPU = CPUCLK (0 :3)的
9250-13修订版A 99年3月25日
56引脚SSOP
中*内部上拉电阻
120K到VDD上指示输入
Pentium是Intel Corporation的注册商标
I
2
C是飞利浦公司的商标
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS9250-13
引脚说明
引脚数
1
2
P I N NA M E
VDDref
REF0
FS3
1, 2
TYPE
PWR
OUT
IN
PWR
IN
OUT
PWR
OUT
IN
OUT
IN
OUT
OUT
IN
描述
REF( 0 : 1 ) , XTAL电源,标称3.3V
14.318 MHz参考时钟。
频率选择引脚。锁存输入
晶振输入,具有内部装载帽( 33pF的)和反馈
从X2电阻
晶振输出,标称14.318MHz 。有内部负荷
帽( 33pF的)
供应PCICLK_F和PCICLK ( 0 : 5 ) ,标称3.3V
自由运行PCI时钟
频率选择引脚。锁存输入
PCI时钟输出。
频率选择引脚。锁存输入
PCI时钟输出。
PCI时钟输出。 (在桌面模式, MODE = 1 )
暂停PCICLK ( 0 : 5 )时钟的逻辑0电平,当输入为低电平
(在移动模式下, MODE = 0时)
SDRAM时钟输出。
供应SDRAM ( 0:15 ) , PLL内核和24MHz的时钟,
标称3.3V 。
因为我的数据输入
2
C串行输入。
我的时钟输入
2
C输入
供应时钟为48MHz 3.3V标称
24MHz的输出时钟
15引脚, 54引脚功能选择引脚, 1 =桌面模式,
0 =移动模式。锁存输入。
48MHz的输出时钟
频率选择引脚。锁存输入
CPU时钟输出,搭载VDDL2 。低中频CPU_STOP # =低
供给CPU的(0 :3), 2.5V或3.3V的标称
14.318 MHz的参考时钟, (在桌面模式, MODE = 1) REF输出
对于ISA总线负载更强的缓冲。
暂停CPUCLK ( 0 : 3 )时钟的逻辑0电平,当输入为低电平(移动
模式, MODE = 0时)
IOAPIC C L C k的O u那样吨P ü吨。 1 4 。 3 1 8 M·H P流ê - [R E D B Y形V·D平负1 。
供应IOAPIC ,无论是2.5或3.3V标称
3,9,16,22,28, 29, 35,
GND
41, 47, 53
4
5
6,14
7
8
10, 11, 12, 13
15
17, 18, 20, 21, 26,
27, 30, 31, 36, 37,
39, 40, 42, 43, 45,
46
19, 25, 38, 44
23
24
32
33
X1
X2
VDDpci
PCICLK_F
FS1
1, 2
PCICLK0
FS2
1, 2
PCICLK ( 1:4)
PCICLK5
PCI_STOP #
1
SDRAM ( 0:15 )
OUT
VDDSDR
SDATA
SCLK
VDD48
24MHz
模式
1, 2
48MHz
FS0
1, 2
CPUCLK (0 :3)的
VddLCPU
REF1
PWR
IN
IN
PWR
OUT
IN
OUT
IN
OUT
PWR
OUT
IN
OUT
PWR
34
48, 49, 51, 52
50
54
CPU_STOP #
1
55
56
我OA P I C
V D D L I OA P I C
注意事项:
1: 240K内部上拉电阻到3.3V的输入指示
2 :双向输入/输出管脚,输入逻辑电平被锁存于内部上电复位。用规格为10Mohm电阻
程序逻辑嗨到VDD或GND为逻辑低电平。
2
ICS9250-13
模式引脚 - 电源管理控制输入
模式下,引脚25
(锁存输入)
0
1
引脚46
CPU_STOP #
(输入)
REF1
(输出)
引脚15
PCI_STOP #
(输入)
PCICLK5
(输出)
电源管理功能
CPU_STOP #
PCI_STOP #
CPUCLK
输出
停低
运行
运行
PCICLK
(0:5)
运行
运行
停低
PCICLK_F ,
REF ,
24/48MHz
和SDRAM
运行
运行
运行
水晶
OSC
运行
运行
运行
VCO
0
1
1
1
1
0
运行
运行
运行
CPU 3.3 # _2.5V缓冲区选择的CPUCLK和IOAPIC驱动程序。
CPU3.3#_2.5
输入电平
(锁存的数据)
1
0
缓冲入选
操作时:
2.5V VDD
3.3V VDD
的功能
V
DD
1,2,3 = 3.3V±5%, V
DDL
1,2 = 2.5V ±5%或3.3 ±5%, TA = 0 70℃
晶体( X1,X2) = 14.31818MHz
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
90.00
89.01
88.00
86.99
85.91
85.01
84.00
82.00
81.01
80.00
83.31
68.49
78.00
75.00
71.99
66.82
SDRAM
(兆赫)
90.00
89.01
88.00
86.99
85.91
85.01
84.00
82.00
81.01
80.00
83.31
68.49
78.00
75.00
71.99
66.82
PCICLK
(兆赫)
45.00
44.51
44.00
43.50
42.95
42.51
42.00
41.00
40.00
41.65
34.24
34.24
39.00
37.50
35.99
33.41
ê F,I OA P I C
(兆赫)
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
3
ICS9250-13
一般我
2
C串行接口信息
本节中的信息假定读者熟悉我
2
C语言编程。
欲了解更多信息,请联系ICS为我
2
C语言编程应用笔记。
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D2
(H)
ICS时钟将
应答
控制器(主机)发送一个哑命令代码
ICS时钟将
应答
控制器(主机)发送一个空字节计数
ICS时钟将
应答
控制器(主机)开始发送第一个字节(字节0)
经过5个字节
ICS时钟将
应答
每个字节
一次一个。
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
的Controler (主机)发出读地址D3
(H)
ICS时钟将
应答
ICS时钟将发送
字节数
控制器(主机)确认
ICS时钟发送一个字节
(字节0)字节5
控制器(主机)需要确认每个字节
控制器(主机)将发送一个停止位
如何写:
控制器(主机)
开始位
地址
D2
(H)
假命令代码
ICS (从/接收器)
如何阅读:
控制器(主机)
开始位
地址
D3
(H)
ICS (从/接收器)
确认
确认
虚拟字节数
确认
字节数
确认
确认
BYTE 0
BYTE 0
确认
确认
1个字节
1个字节
确认
确认
2字节
2字节
确认
确认
BYTE 3
BYTE 3
确认
确认
4个字节
4个字节
确认
确认
BYTE 5
BYTE 5
确认
确认
停止位
停止位
注意事项:
1.
2.
3.
4.
5.
6.
在ICS时钟发生器是一个从/接收器,我
2
C分量。它可以回读存储在锁存器,用于验证的数据。
读回将支持英特尔PIIX4 "Block - Read"协议。
由该时钟发生器所支持的数据传输速率为100K位/秒或更小(标准模式)
该输入工作电压为3.3V的逻辑电平。
该数据字节的格式是8位字节。
为了简化该时钟发生器我
2
C接口,协议设置为只使用"Block - Writes"从控制器。该
字节必须按顺序访问,从最低到最高字节与停止后的任何完整的字节的能力
已被转移。上面显示的命令代码和字节数必须发送,但数据被忽略的那些
两个字节。数据被加载到停止顺序发出。
在上电时,所有寄存器被设置为一个默认状态,如图所示。
4
ICS9250-13
串行配置命令位图
字节0 :功能和频率选择寄存器(默认值= 0 )
第7位
描述
0 - ± 0.25 %扩频调制
1 - ± 0.6 %扩频调制
CPUCLK
SDRAM PCICLK
位( 2,6 :4)
(兆赫)
(兆赫)
(兆赫)
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
90.00
89.01
88.00
86.99
85.91
85.01
84.00
82.00
81.01
80.00
83.31
68.49
78.00
75.00
71.99
66.82
90.00
89.01
88.00
86.99
85.91
85.01
84.00
82.00
81.01
80.00
83.31
68.49
78.00
75.00
71.99
66.82
45.00
44.51
44.00
43.50
42.95
42.51
42.00
41.00
40.51
40.00
41.65
34.24
39.00
37.50
35.99
33.41
PWD
1
(2,6:4)
XXX
注1
第3位
第1位
位0
0频率是选中的硬件选择,
锁存输入
1频率选择位2,6 : 4
0 - 正常运行
1 - 扩频启用
0 - 运行
1 - 三态输出全部
0
1
0
注: 1 。
默认情况下,在电将成为锁存逻辑输入来定义FREQUENC ,。位2,6 :4为默认为0000 。
5
查看更多ICS9250yF-13PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS9250yF-13
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ICS9250yF-13
√ 欧美㊣品
▲10/11+
8154
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ICS9250yF-13供应信息

深圳市碧威特网络技术有限公司
 复制成功!