ICS525-01/02/11/12
用户可配置的时钟
描述
该ICS525-01 / 02/ 11/12是最灵活的方式,
产生一个高品质,高精度,高频率
从廉价的晶体或时钟输入时钟输出。
用户可以将设备配置到生产近
从任何输入频率由任何输出频率
接地或浮动的选择引脚。也不
微控制器,软件,也不器件编程器是
需要设置的频率。采用锁相环
环(PLL )技术,该装置接收一个标准
基本模式,价廉的晶体以产生
输出时钟高达250 MHz 。它也可产生一
从一个给定的输入时钟高度精确的输出时钟,
使它们的频率被锁定在一起。
对于带有串行接口类似的功能,使用
ICS307 。对于简单的乘数,产生共同的
频率,参考ICS50x家族份,这
更小,更符合成本效益。
这些产品用于时钟生成。他们
具有低输出抖动(变化在输出期间),但
输入到输出的偏移和抖动都没有定义,也没有
保证。对于需要定义的应用程序
输入到输出的定时,使用ICS527-01 。
特点
封装为28引脚SSOP ( 150 mil主体)
在现有铅工业和商业版本
(铅)免费包装
用户通过将所有确定输出频率
内部DIVIDERS
不再需要定制振荡器
无需借助软件
在线计算器确定寄存器的设置
上拉的所有选择输入
27兆赫 - 5输入晶振频率
50兆赫 - 2个输入时钟频率
非常低的抖动
45/55高达200 MHz占空比
3.0 V或5.5 V工作电压
理想的替代振荡器
提供工业温度级版本
对于零延迟,请参阅ICS527
框图
2
PD
X1/ICLK
晶振或时钟
输入
水晶
振荡器
X2
参考
分频器
相比较,
电荷泵,
环路滤波器
VCO
分频器
CLK
VCO
产量
分频器
REF
VDD
选购液晶电容
7
R6:R0
9
V8:V0
2
GND
3
S2:S0
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com
ICS525-01/02/11/12
用户可配置的时钟
引脚分配
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
ICS525-01/-02/-11/-12
引脚说明
针
数
1, 2,
24-28
3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
针
名字
R5, R6,
R0-R4
S0, S1, S2
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
针
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚由用户决定。形成从0的二进制数
127 。
选择引脚输出分频器由用户确定。见表3页
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚由用户决定。形成一个二进制数的0至
511.
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
输出时钟由R0 - R6 ,V - V8 , S0 - S2和输入频率的状态决定。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
KEY:我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com
ICS525-01/02/11/12
用户可配置的时钟
(
VDW + 8
)
(
RDW + 2
)
OD
外部组件/水晶
选择
去耦电容
该ICS525-01 / 02/ 11/12 requries 2 0.01μF
去耦电容被连接VDD之间
和GND ,一个在芯片的每一侧。电容器
必须连接靠近器件,以减少铅
电感。
-
CLK
频率=输入频率
×
2x
--------------------------------------------
其中:
参考分频器字( RDW ) = 0 127 ( 0不
允许ICS525-01 / -11 )
VCO分频器字( VDW )= 0 511 (0, 1,2, 3中未
允许ICS525-01 / -11 )
输出分频器( OD )= 3-4页值
此外,下面的操作范围应当
观察:
1.输出频率必须在上列出的范围
第3-4页。
2.相位检测器的频率必须高于200
千赫。
InputFrequency
200kHz至< ----------------------------------------------
-
(
RDW + 2
)
外部电阻
一个33Ω串联端接电阻应使用
CLK和REF引脚。
晶体负载电容
的近似总片上电容的晶体
为16 pF的,所以并联谐振的基础模式
晶体的负载(相关)的电容值,这
应该被使用。对于一个指定的负载晶体
电容大于16 pF的,水晶电容器可
从各引脚X1和X2到的连接
接地所示的框图。的值(在
pF的这些晶体帽)应(CL -16 ) * 2,其中
CL是pF的晶体负载电容。这些外部
电容器时,才需要的应用场合的
精确的频率是重要的。对于一个时钟输入端,连接到
X1和X2请假未连接(无电容上
其一) 。
因为所有的输入有上拉电阻器,它是唯一的
必要地需要被设置到管脚
零。
哪部分使用?
该ICS525-01是原始配置的时钟。
该ICS525-02具有更高的最大输出
grequency和一套略有不同的输出分频器。
该ICS525-11具有相同的分频设定为-01但
针对低频率运行。
该ICS525-12具有相同的分频设定为-02但
针对低频率运行。
要确定VCO ,参考的最佳组合,
输出分频,使用ICS525计算器我们
网站。
确定输出频率
用户可以完全控制在设定所需的输出
频过的网页上表中所示的范围内
3-4。要更换一个标准的振荡器,用户应
直接连接的分频器选择输入引脚接地
(或VDD ,尽管这不是必需的,因为
内部上拉)在印刷电路板布线。
该ICS525会自动产生正确的
当所有组件被焊接频率。它也是
可能连接的输入,并行I / O端口,以
开关频率。通过仔细的选择分歧
要改变它需要投入数可以
最小化。观察允许值的限制
的VDW和RDW 。
配置引脚设置
该ICS525的输出可以通过确定
下面这个简单的公式:
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com
ICS525-01/02
奥斯卡用户可配置的时钟
描述
该ICS525-01和ICS525-02奥斯卡是
最灵活的方式,以产生一种高品质,
测量精度高,时钟从输出的高频
廉价的晶体或时钟输入。名字
奥斯卡代表振荡器替代,如
它们被设计成替代晶体振荡器中
几乎所有的电子系统。可以在用户轻松
配置设备,以产生几乎任何
由任何输入频率的输出频率
接地或浮动的选择引脚。也不
微控制器的软件也不装置也
程序员需要设置频率。
使用锁相回路(PLL)的技术,该
设备支持标准的基本模式,
廉价晶振来产生输出时钟上升
频率为250 MHz 。它也可以产生一个高
从一个给定的输入时钟精确的输出时钟,
使它们的频率被锁定在一起。
对于带有串行接口类似的功能,使用
该ICS307 。对于简单的乘数,产生
公共频率,参考LOCO家族
部分,分别是较小的和更经济的
有效的。
特点
打包为28引脚SSOP ( 150 mil主体)
ICS525-01与输出频率高达160 MHz的
ICS525-02与输出频率高达250 MHz
用户决定输出频率
设置所有的内部分频器
无需进行定制振荡器
无需软件
在线ICS525计算器,
www.icst.com/products/ics525inputForm.html
所有选择输入上拉
27兆赫 - 输入晶体5的频率
50兆赫 - 输入时钟频率2
非常低的抖动
45/55高达200 MHz 占空比
操作的电压3.0到5.5V
理想的替代振荡器
工业温度版本
对于零延迟,请参阅ICS527
GND
S2:S0
3
参考
分频器
相比较,
电荷泵,
和环路滤波器
VCO
分频器
水晶
振荡器
VCO
产量
分频器
框图
VDD
2
2
PD
晶体或
时钟输入
X1/ICLK
产量
卜FF器
产量
卜FF器
CLK
REF
X2
7
R6:R0
9
可选
MDS 525-01 / 02我
V8:V0
1
修订版071100
印00年11月13日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
ICS525-01/02
奥斯卡用户可配置的时钟
引脚分配
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PDTS
V8
V7
V6
V5
ICS525-01
ICS525-02
ICS525-01引脚说明
针#
名字
类型描述
I(普)
I(普)
P
X1
X2
P
I(普)
I(普)
O
O
参考分频器字输入引脚由用户决定。形成一个二进制数的0至127 。
选择引脚输出分频器由用户确定。见第3页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体,或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚由用户决定。形成一个二进制数的0至511 。
断电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
输出时钟由R0 - R6 , V0 -V8 , S0 - S2和输入频率的状态决定。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
1, 2, 24-28 R5, R6, R0-R4
3, 4, 5
S0, S1, S2
6, 23
VDD
7
X1/ICLK
8
X2
9, 20
GND
10-18
V0-V8
19
PD
21
CLK
22
REF
ICS525-02引脚说明
针#
名字
类型描述
I(普)
I(普)
P
X1
X2
P
I(普)
I(普)
O
O
参考分频器字输入引脚由用户决定。形成一个二进制数的0至127 。
选择引脚输出分频器由用户确定。见第3页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体,或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚由用户决定。形成一个二进制数的0至511 。
电源关闭和三态。低电平有效。关闭整个芯片和三态低输出时。
输出时钟由R0 - R6 , V0 -V8 , S0 - S2和输入频率的状态决定。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
1, 2, 24-28 R5, R6, R0-R4
3, 4, 5
S0, S1, S2
6, 23
VDD
7
X1/ICLK
8
X2
9, 20
GND
10-18
V0-V8
19
PDTS
21
CLK
22
REF
KEY:
我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接; O =输出;
P =电源连接
2
修订版071100
印00年11月13日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 525-01 / 02我
ICS525-01/02
奥斯卡用户可配置的时钟
ICS525-01输出分频器和最大输出频率表
S2
5脚
0
0
0
0
1
1
1
1
S1
引脚4
0
0
1
1
0
0
1
1
S0
3脚
0
1
0
1
0
1
0
1
CLK
输出分频器
10
2
8
4
5
7
9
6
马克斯。输出频率(MHz)
u
VDD = 5 V
D
VDD = 3.3V
D
0-70 ° C -40至+85°C 0-70 ° C -40至+85°C
26
23
18
16
160
140
100
90
40
36
25
22
80
72
50
45
50
45
34
30
40
36
26
23
33.3
30
20
18
53
47
27
24
ICS525-02输出分频器和最大输出频率表
S2
5脚
0
0
0
0
1
1
1
1
S1
引脚4
0
0
1
1
0
0
1
1
S0
3脚
0
1
0
1
0
1
0
1
CLK
输出分频器
6
2
8
4
5
7
1
3
马克斯。输出频率(MHz)
e
VDD = 5V
-40至+85 C
67
200
50
100
80
57
250
133
VDD = 3.3V
-40至+85 C
40
120
30
60
48
34
200
80
该ICS525-02只提供在
工业级温度范围。
外部组件/晶体选择
该ICS525需要两个0.01μF去耦电容被连接VDD和GND ,人们之间的
芯片的每一侧。它们必须连接靠近ICS525以减少引线电感。没有
外接电源滤波需要这种设备。一个33Ω串联终端电阻可用于
旁边的CLK和REF引脚。大概总的片上电容的晶体16pF的,所以
并联谐振,基本模式晶体的负载(相关)的电容值,这应该是
使用。例如,使用ICS525-01与具有指定的负载电容大于晶体
16 pF的,晶体电容可从各销X1和X2对地的连接,如图中的
框图这些水晶瓶盖页1的值(单位为pF )上应该是= ( CL - 16 ) * 2,其中CL是
晶体负载电容的单位为pF 。这些外部电容只需要应用精确的
频率是至关重要的。对于一个时钟输入端,连接到X1和X2留下未连接(无论是无电容) 。
3
修订版071100
印00年11月13日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 525-01 / 02我
ICS525-01/02
奥斯卡用户可配置的时钟
判断(设置)输出频率
用户可以完全控制在设定所需的输出频率比在上表中所示的范围
第2页要更换标准振荡器,用户应直接连接分频器选择输入引脚
地面(或VDD ,因为内部上拉电阻,尽管这不是必需的),在印刷电路板
布局,使得ICS525自动产生正确的时钟时,所有部件被焊接。这是
也可以连接输入到并行I / O端口进行切换的频率。通过选择分歧
小心地,输入需要被改变的数目可以被最小化。观察限制
下文所述的VDW和RDW的允许值。
ICS525-01设置
使用在线ICS525计算器在www.icst.com/products/ics525inputForm.html或可选地,所述
该ICS525-01的输出可以用下面的简单的等式来确定:
(VDW+8)
CLK频率=输入频率 2 ( RDW + 2 ) ( OD)
哪里
参考分频器字( RDW )= 1 127 ( 0是不允许的)
VCO分频器字( VDW )= 4 511( 0,1, 2,3 ,不允许)
输出分频值(OD )= 3页上的值
此外,下面的操作范围应当观察:
10兆赫<输入频率 2 ( VDW + 8 ) < 320兆赫在5.0V或
( RDW + 2 ) < 200 MHz的电压为3.3V
200千赫<
输入频率
(RDW+2)
[
看到第3页的表
对全部细节
最大输出。
]
ICS525-02设置
使用在线ICS525计算器在www.icst.com/products/ics525inputForm.html或可选地,所述
该ICS525-02的输出可以用下面的简单的等式来确定:
(VDW+8)
CLK频率=输入频率 2 ( RDW + 2 ) ( OD)
哪里
参考分频器字( RDW ) = 0 127
VCO分频器字( VDW )= 0 511
输出分频值(OD )= 3页上的值
此外,下面的操作范围应当观察:
( VDW + 8 ) < 400兆赫在5.0V或
10兆赫<输入频率 2 ( RDW + 2 ) < 240 MHz的电压为3.3V
200千赫<
输入频率
(RDW+2)
[
看到第3页的表
对全部细节
最大输出。
]
4
修订版071100
印00年11月13日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 525-01 / 02我
ICS525-01/02
奥斯卡用户可配置的时钟
除法表示为整数,因此,如果一个66.66兆赫的输出从一个14.31818输入期望的话,
参考分频器字( RDW )应该是59 ,和VCO分频器字( VDW )应该是276 ,与
是2的输出分频值(OD )在该例子中,R 6 : R 0为0111011 , V8: V0为100010100 ,和S2 : S0为001 。
由于所有的这些输入有上拉电阻器,它仅需要对地的零销,即V7 ,V6,
V5 ,V3 ,V1, V0 ,R 6, R 2 ,S2和S1中。
以确定的VCO ,参考和输出分频的最佳组合,可以使用在ICS525计算器
我们的网站: http://www.icst.com/products/ics525inputForm.html 。这个在线表格是易于使用和
迅速显示您最多三个选项这些设置。
您也可以发传真此页面MicroClock / ICS为408 295 9818 (传真) ,或通过我们的网站联系我们:
www.icst.com 。务必注明以下内容:
您的姓名________________公司Name___________________ Telephone_________________
通过e-mail (列表中选择您的E- mail地址) __________________or传真号码响应___________________
所需的输入晶振/时钟(以MHz为单位) _______________所需的输出frequency________________
VDD = 3.3V或5V ___________
占空比: 40%-60% _______或45-55 % required________
5
修订版071100
印00年11月13日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 525-01 / 02我
ICS525-01/02/11/12
用户可配置的时钟
描述
该ICS525-01 / 02/ 11/12是最灵活的方式,
产生一个高品质,高精度,高频率
从廉价的晶体或时钟输入时钟输出。
用户可以将设备配置到生产近
从任何输入频率由任何输出频率
接地或浮动的选择引脚。也不
微控制器,软件,也不器件编程器是
需要设置的频率。采用锁相环
环(PLL )技术,该装置接收一个标准
基本模式,价廉的晶体以产生
输出时钟高达250 MHz 。它也可产生一
从一个给定的输入时钟高度精确的输出时钟,
使它们的频率被锁定在一起。
对于带有串行接口类似的功能,使用
ICS307 。对于简单的乘数,产生共同的
频率,参考ICS50x家族份,这
更小,更符合成本效益。
这些产品用于时钟生成。他们
具有低输出抖动(变化在输出期间),但
输入到输出的偏移和抖动都没有定义,也没有
保证。对于需要定义的应用程序
输入到输出的定时,使用ICS527-01 。
特点
封装为28引脚SSOP ( 150 mil主体)
在现有铅工业和商业版本
(铅)免费包装
用户通过将所有确定输出频率
内部DIVIDERS
不再需要定制振荡器
无需借助软件
在线计算器确定寄存器的设置
上拉的所有选择输入
27兆赫 - 5输入晶振频率
50兆赫 - 2个输入时钟频率
非常低的抖动
45/55高达200 MHz占空比
3.0 V或5.5 V工作电压
理想的替代振荡器
提供工业温度级版本
对于零延迟,请参阅ICS527
框图
2
PD
X1/ICLK
晶振或时钟
输入
水晶
振荡器
X2
参考
分频器
相比较,
电荷泵,
环路滤波器
VCO
分频器
CLK
VCO
产量
分频器
REF
VDD
选购液晶电容
7
R6:R0
9
V8:V0
2
GND
3
S2:S0
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com
ICS525-01/02/11/12
用户可配置的时钟
引脚分配
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
ICS525-01/-02/-11/-12
引脚说明
针
数
1, 2,
24-28
3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
针
名字
R5, R6,
R0-R4
S0, S1, S2
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
针
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚由用户决定。形成从0的二进制数
127 。
选择引脚输出分频器由用户确定。见表3页
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚由用户决定。形成一个二进制数的0至
511.
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
输出时钟由R0 - R6 ,V - V8 , S0 - S2和输入频率的状态决定。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
KEY:我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com
ICS525-01/02/11/12
用户可配置的时钟
(
VDW + 8
)
(
RDW + 2
)
OD
外部组件/水晶
选择
去耦电容
该ICS525-01 / 02/ 11/12 requries 2 0.01μF
去耦电容被连接VDD之间
和GND ,一个在芯片的每一侧。电容器
必须连接靠近器件,以减少铅
电感。
-
CLK
频率=输入频率
×
2x
--------------------------------------------
其中:
参考分频器字( RDW ) = 0 127 ( 0不
允许ICS525-01 / -11 )
VCO分频器字( VDW )= 0 511 (0, 1,2, 3中未
允许ICS525-01 / -11 )
输出分频器( OD )= 3-4页值
此外,下面的操作范围应当
观察:
1.输出频率必须在上列出的范围
第3-4页。
2.相位检测器的频率必须高于200
千赫。
InputFrequency
200kHz至< ----------------------------------------------
-
(
RDW + 2
)
外部电阻
一个33Ω串联端接电阻应使用
CLK和REF引脚。
晶体负载电容
的近似总片上电容的晶体
为16 pF的,所以并联谐振的基础模式
晶体的负载(相关)的电容值,这
应该被使用。对于一个指定的负载晶体
电容大于16 pF的,水晶电容器可
从各引脚X1和X2到的连接
接地所示的框图。的值(在
pF的这些晶体帽)应(CL -16 ) * 2,其中
CL是pF的晶体负载电容。这些外部
电容器时,才需要的应用场合的
精确的频率是重要的。对于一个时钟输入端,连接到
X1和X2请假未连接(无电容上
其一) 。
因为所有的输入有上拉电阻器,它是唯一的
必要地需要被设置到管脚
零。
哪部分使用?
该ICS525-01是原始配置的时钟。
该ICS525-02具有更高的最大输出
grequency和一套略有不同的输出分频器。
该ICS525-11具有相同的分频设定为-01但
针对低频率运行。
该ICS525-12具有相同的分频设定为-02但
针对低频率运行。
要确定VCO ,参考的最佳组合,
输出分频,使用ICS525计算器我们
网站。
确定输出频率
用户可以完全控制在设定所需的输出
频过的网页上表中所示的范围内
3-4。要更换一个标准的振荡器,用户应
直接连接的分频器选择输入引脚接地
(或VDD ,尽管这不是必需的,因为
内部上拉)在印刷电路板布线。
该ICS525会自动产生正确的
当所有组件被焊接频率。它也是
可能连接的输入,并行I / O端口,以
开关频率。通过仔细的选择分歧
要改变它需要投入数可以
最小化。观察允许值的限制
的VDW和RDW 。
配置引脚设置
该ICS525的输出可以通过确定
下面这个简单的公式:
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com