HI-8591
2006年8月
ARINC 429线路接收器
销刀豆网络gurations
VCC - 1
种皮 - 2
RINB - 3
RINA - 4
8 - TESTB
7 - ROUTB
6 - ROUTA
5 - GND
描述
在HI- 8591是一种ARINC 429总线接口接收器
旨在从单一3.3 V或5 V单电源供电。该
部分设计有高阻抗输入,以尽量减少
总线负载,并具有出色的输入共模
性能超过+/- 30V ,使其不受
飞机周围地面偏移。该RINA和RINB
标准的HI- 8591的输入端可以直接连接
到ARINC 429总线。为了使外部防雷保护
要添加化电路中, HI- 8591-40变体是可用
能。对HI - 8591-40只需加入的外部
40 K
W
, 瓦电阻串联RINA和RINB到
允许部分符合防雷要求
的DO - 160D 3级。
典型的10伏差ARINC 429信号传输
迟来并输入到一个窗口比较器和锁存器。该
比较器电平被设定略低于标准6.5伏
最低ARINC数据的阈值,只是在上面标
准2.5伏最大ARINC空阈值。
种皮和TESTB输入旁路模拟输入
测试目的。此外,如果种皮和TESTB都采取
高,数字输出被强制为零。
见霍尔特应用笔记AN- 300的更多信息,
防雷保护。
HI- 8591PSI , HI- 8591PST & HI- 8591PSM
HI- 8591PSI - 40 , HI- 8591PST - 40 & HI- 8591PSM -40
8 - 引脚塑料窄体SOIC
NC
VCC
TESTB
NC
特斯塔
RINB
RINA
NC
1
2
3
4
16
15
14
13
12
11
10
9
ROUTB
NC
ROUTA
NC
HI- 8591PCI , HI- 8591PCT , HI- 8591PCI - 40 & HI- 8591PCT -40
16引脚4mm x 4mm的芯片级封装
电源电压
VCC
= 3.3V ± 10%, 5.0V ± 10%
特点
!
!
!
!
!
!
!
功能表
RINA
-1.25V至1.25V
-3.25V至-6.5V
3.25V至6.5V
X
X
RINB
-1.25V至1.25V
3.25V至6.5V
-3.25V至-6.5V
X
X
X
特斯塔
0
0
0
0
1
1
TESTB
0
0
0
1
0
1
ROUTA ROUTB
0
0
1
0
1
0
0
1
0
1
0
0
在ARINC 429线接收器接口
小外形封装
3.3V单电源轨电压
+/- 30 V共模性能
>140千欧姆输入阻抗
防雷简化了
能够添加40千欧外部串联
电阻器
接收器输入滞后至少2伏
测试输入旁路模拟输入和
力的数字输出为1,零或
空状态
X
引脚说明表
符号
VCC
特斯塔
RINB
RINA
GND
ROUTA
ROUTB
TESTB
功能
供应
逻辑输入
ARINC输入
ARINC输入
动力
逻辑输出
逻辑输出
逻辑输入
描述
3.3V或5V电源
CMOS
接收器B输入
接收器输入
地
接收器CMOS OUTPUT A
接收机CMOS输出B
CMOS
( DS8591 ,修订版D)
HOLT集成电路
www.holtic.com
NC
GND
NC
NC
5
6
7
8
08/06
HI-8591
功能说明
接收器
图1示出的ARINC-429的一般结构
接收器。接收器工作过只VCC电源。
输入RINA和RINB每个需要140K
W
电阻的
在ARINC总线和比较器之间的距离。这个电阻
距离受到完全的片上的HI- 8591 。相反,
在HI- 8591-40有100多K
W
片上,需要一个外部
最终40K
W
,在每个ARINC 429输入瓦电阻
销。在HI- 8591-40设备通常选用应用程序
其中,阳离子防雷是一项要求。
电平转换后,输入被缓冲,并成为
输入到一个差分放大器。存在差的幅度
无穷区间信号进行比较,以从除法得出的水平
V.C。之间和地面。标称设置corre-
有反应至6.0V的单/零振幅和空扩增
突地为3.3V 。
在ARINC接收器输入的状态被锁存。一个空
输入复位锁存器和一个或零输入设置
锁存器。
在输出端上的逻辑,通过测试信号的控制
这是由种皮的逻辑或,并生成
TESTB引脚。如果种皮和TESTB都是一, HI-
8591输出被拉低。这允许数字输出
的发射机的看跌期权被连接到所述测试输入
通过对系统自检目的的控制逻辑。
一
S
R
Q
LATCH
TEST
ROUTA
特斯塔
TESTB
RINA
RINB
ESD
保护
和
翻译
零
TEST
零
S
R
Q
LATCH
ROUTB
特斯塔
TESTB
零
图1 - 接收器框图
3.3V
1
硬线
OR
驱动器与逻辑
{
2
8
4
VCC
特斯塔
TESTB
ROUTA
ROUTB
6
7
RXD1
RXD0
应用信息
图2示出了一个可能的应用
HI- 8591接口的ARINC 429总线输入
到3.3V ASIC或FPGA 。在这个例子的
HI- 8586 ARINC- 429线路驱动器是用来
取3.3V逻辑输出,并生成必要请
埃森10V的差分信号,用于驱动
ARINC 429总线。
HI-8591
RINA
ARINC
通道
3
FPGA
5
RINB GND
15V
1
6
ARINC
通道
SLP1.5
TXAOUT
V+
TX1IN
TX0IN
V-
8
3
2
TXD1
TXD0
7
HI-8586
TXBOUT
GND
4
5
-15V
图2 - 应用图
HOLT集成电路
2
HI-8591
绝对最大额定值
电压参考地
电源电压
VCC ......................................- 0.3V至+ 7V
ARINC输入 - 引脚3 & 4
电压在任一引脚......... + 120V到-120V
每个输入引脚的直流电流.................... ± 10毫安
在25℃时的功耗
塑料DIP ............ 0.7W
陶瓷DIP .......... 0.5W
焊料温度......... 275 ℃下进行10秒
储存温度........- 65 ° C至+ 150°C
注:上述强调绝对最大
收视率或外推荐工作的CON-
ditions可能会造成永久性损坏
装置。这些压力额定值只。操作
不推荐和灰的限制。
电源电压
VCC .............................. 3.3V至5V ±10 %
温度范围
工业筛选........- 40 ° C至+ 85°C
HI-温度筛选.......- 55 ° C至+ 125°C
军事筛选.........- 55 ° C至+ 125°C
推荐工作条件
DC电气特性
工作温度范围, VCC = 3.3V ± 10 %或5.0V ± 10 %,除非特别注明,
参数
ARINC输入电压
一或零
零
共模
逻辑输入电压
高
低
ARINC输入电阻
RINA到RINB
RINA或RINB到GND
RINA或RINB到VCC
逻辑输入电流
来源
SINK
逻辑输出驱动电压
一
符号
测试条件
民
典型值
最大
单位
VDIN
VNIN
VCOM
VIH
VIL
差异
GND
VCC
IIH
IIL
VOH1
VOH2
差分电压。 ,引脚3 & 4
& QUOT ;
& QUOT ;
& QUOT ;
相对于地面
6.5
-
-30.0
10
-
-
13
2.5
+30.0
伏
伏
伏
70 % VCC
-
-
-
-
30 % VCC
伏
伏
供应浮动
& QUOT ;
& QUOT ;
& QUOT ;
& QUOT ;
-
-
-
140
140
100
-
-
-
KW
KW
KW
VIN = 2.0V
VIN = 0.8V
VCC = 5V ±10 % IOH = 5毫安
VCC = 3.3V ± 10 % IOH = 1.5毫安
-
-
-
-
20.0
20.0
A
A
2.4
2.4
-
-
-
-
-
-
-
-
0.5
0.4
V
V
V
V
零
VOL1
VOL2
VCC = 5V
±10%的IOH
= 5毫安
VCC = 3.3V
±10%的IOH
= 1.5毫安
漏电流
操作
ICC1
引脚2,8 = 0V;引脚3,4开
-
1.5
5.0
mA
HOLT集成电路
3
HI-8591
AC电气特性
工作温度范围, VCC = 3.3V ± 10 %或5.0V ± 10 %,除非特别注明,
参数
接收器传输延迟
输出高到低
输出从低到高
符号
测试条件
在图3中定义, C L = 50pF的
VCC = 3.3V ± 10 %
VCC = 5.0V ± 10 %
VCC = 3.3V ± 10 %
VCC = 5.0V ± 10 %
在图4中定义, C L = 50pF的
VCC = 3.3V ± 10 %
VCC = 5.0V ± 10 %
VCC = 3.3V ± 10 %
VCC = 5.0V ± 10 %
VCC = 3.3V或5.0V ± 10 %
-
-
15
15
50
50
ns
ns
民
典型值
最大
单位
吨phlr
吨plhr
-
-
-
-
600
600
600
600
1000
900
1000
900
ns
ns
ns
ns
TEST引脚传输延迟
输出高到低
输出从低到高
接收器输出转换时间
输出高到低
输出从低到高
输入电容( 1 )
ARINC差
ARINC单端对地
逻辑
注:1.保证,但未经测试
吨PTH
吨PTL
-
-
-
-
-
-
-
-
100
60
100
60
ns
ns
ns
ns
吨FR
吨RR
CAD
CAS
下在
-
-
-
5
-
-
10
10
10
pF
pF
pF
VDIFF
4脚 - 脚3
吨plhr
吨phlr
90%
10V
0V
-10V
吨RR
VCC
0V
吨FR
VCC
0V
引脚6
吨plhr
10%
吨phlr
7针
图3 - 接收器时钟
种皮或B
2脚或8脚
吨PTH
吨PTL
引脚6或7针
图4 - 测试引脚时序
HOLT集成电路
4
VCC
0V
VCC
0V