添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符G型号页 > 首字符G的型号第261页 > GS8162ZV72CC-333
初步
GS8162ZV72CC-333/300/250/200/150
209焊球BGA
商用温度
工业级温度
特点
NBT (无总线转左右)功能,允许零等待
读 - 写 - 读总线利用率;引脚完全兼容
无论流水线和流经NtRAM , NOBL 和
ZBT SRAM的
1.8 V +10 % / - 10 %,核心供电
1.8 V的I / O供电
用户可配置的管道和流通过模式
ZQ模式引脚为用户可选的高/低输出驱动器
IEEE 1149.1 JTAG兼容的边界扫描
片上写入奇偶校验;偶数或奇数可选择
片奇偶校验编码和错误检测
LBO引脚的直线或交错突发模式
用2M , 4M , 8M和设备的引脚兼容
字节写操作( 9位字节)
3芯片使能轻松深度扩展信号
ZZ引脚自动断电
JEDEC标准的209焊球BGA封装
无铅209焊球BGA封装
18MB流水线和流量通过
同步NBT SRAM
333兆赫, 150兆赫
1.8 V V
DD
1.8 V的I / O
因为它是一种同步装置,地址,数据输入,并
读/写控制输入端上捕获的上升沿
输入时钟。突发顺序控制( LBO)必须连接到电源
铁路正常运行。异步输入包括
休眠模式使能( ZZ )和输出使能。输出使能
用于改写输出的同步控制
司机把RAM的输出驱动器关闭,在任何时候。
写周期是内部自定时的由上升开始
在时钟输入的边缘。这个特性消除了复杂的场外
通过异步SRAM芯片所需的写入脉冲的产生
并简化了输入信号的定时。
该GS8162ZV72CC可以由用户进行配置
工作在管道或流通方式。操作为
流水线同步装置中,除了在起立边沿
触发寄存器捕获输入信号,该装置
包括一个上升沿触发输出寄存器。对于读
周期,流水线SRAM的输出数据由暂时存储
在访问周期内边沿触发的输出寄存器和
然后释放到输出驱动器的下一次上升边缘
时钟。
该GS8162ZV72CC与GSI的实现高
高性能的CMOS技术,是在一个JEDEC-可用
标准的209焊球BGA封装。
功能说明
该GS8162ZV72CC是18Mbit的同步静态
SRAM 。 GSI的NBT SRAM的,像ZBT , NtRAM , NOBL或
其他流水线读/双晚写或流经读/
单后期写的SRAM ,允许使用所有可用总线
带宽不再需要插入取消选择周期
当设备从切换的读写周期。
-333
管道
3-1-1-1
流经
2-1-1-1
t
KQ
TCYCLE
CURR
t
KQ
TCYCLE
CURR
2.8
3.0
545
4.5
4.5
380
参数简介
-300
2.8
3.3
495
5.0
5.0
345
-250
3.0
4.0
425
5.5
5.5
315
-200
3.0
5.0
345
6.5
6.5
275
-150
3.8
6.7
270
7.5
7.5
250
单位
ns
ns
mA
ns
ns
mA
冯: 1.01a 2/2006
1/27
2004年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
初步
GS8162ZV72CC-333/300/250/200/150
GS8162ZV72垫出209焊球BGA -顶视图( C组)
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
转10
DQG
DQG
DQG
DQG
DQPG
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPd
DQD
DQD
DQD
DQD
2
DQG
DQG
DQG
DQG
DQPc
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPH
DQD
DQD
DQD
DQD
3
A
BC
BH
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
CK
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TMS
4
E2
BG
BD
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDI
5
A
NC
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
NC
A
A
6
ADV
W
E1
G
V
DD
ZQ
MCH
MCL
MCH
CKE
FT
MCL
MCH
ZZ
V
DD
LBO
A
A1
A0
7
A
A
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
NC
A
A
8
E3
BB
BE
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDO
9
A
BF
BA
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TCK
10
DQB
DQB
DQB
DQB
DQPF
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPa
DQE
DQE
DQE
DQE
11
DQB
DQB
DQB
DQB
DQPb
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPE
DQE
DQE
DQE
DQE
11× 19焊球BGA- 14× 22毫米
2
身体1毫米凸块间距
冯: 1.01a 2/2006
2/27
2004年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
初步
GS8162ZV72CC-333/300/250/200/150
GS8162ZV72 BGA引脚说明
符号
A
0
, A
1
A
DQ
A
DQ
B
DQ
C
DQ
D
DQ
E
DQ
F
DQ
G
DQ
H
B
A
, B
B
, B
C
,B
D,
B
E
, B
F
,
B
G
,B
H
NC
CK
W
E
1,
E
3
E
2
G
ADV
ZZ
FT
LBO
MCH
MCL
CKE
BW
ZQ
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
I
I
I
I
I
O
I
I
I
I
TYPE
I
I
描述
地址域的LSB和地址计数器的预置输入
地址输入
I / O
数据输入和输出引脚
I
I
I
I
I
I
I
I
I
I
I
字节写使能为DQ
A
, DQ
B
, DQ
C
, DQ
D,
DQ
E
,
DQ
F
, DQ
G
, DQ
H
的I / O ;低电平有效
无连接
时钟输入信号;高电平有效
写使能。将所有启用的字节;低电平有效
芯片使能;低电平有效
芯片使能;高电平有效
输出使能;低电平有效
突发地址计数器提前实现;高电平有效
睡眠模式控制;高电平有效
流过管道或方式;低电平有效
线性突发顺序模式;低电平有效
必须连接高
必须连接低
时钟使能;低电平有效
字节使能;低电平有效
FLXDrive输出阻抗控制
(低=低阻抗[高驱动器] ,高=高阻抗[低驱动器] )
扫描测试模式选择
扫描测试数据
扫描测试数据输出
扫描测试时钟
核心供电
I / O和核心地
输出驱动器电源
冯: 1.01a 2/2006
3/27
2004年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
初步
GS8162ZV72CC-333/300/250/200/150
功能细节
时钟
时钟的无效置到达RAM中的内部电路使能( CKE )输入块的时钟输入。它可用于
暂停RAM的操作。如果不遵守时钟使能建立或保持要求,将导致运行不稳定。
管道模式读取和写入操作
所有输入(除输出允许,线性突发顺序和休眠)的同步时钟的上升沿。单曲循环
读取和写入操作必须使用前进/负载引脚( ADV )启动保持为低电平,以加载新的地址。设备
激活是通过确认所有三个芯片使能输入完成(E
1
, E
2,
与ê
3
) 。的使能任一项的无效
输入将停用的设备。
功能
写字节??一??
写字节“B”
写字节“C”
写字节“D”
写的所有字节
写入中止/ NOP
W
H
L
L
L
L
L
L
B
A
X
L
H
H
H
L
H
B
B
X
H
L
H
H
L
H
B
C
X
H
H
L
H
L
H
B
D
X
H
H
H
L
L
H
开始读操作时,同时满足下列条件时时钟的上升沿: CKE为低电平时,所有三个
芯片启用(E
1
, E
2,
与ê
3
)是活动的,写使能输入信号W被拉高高, ADV为低电平。地址
呈现给所述地址输入锁存到地址寄存器,并提交给存储器核心和控制逻辑。控制
逻辑确定读访问过程中,允许所请求的数据传播到输出寄存器的输入端。在
时钟的下一个上升沿的读数据被允许通过输出寄存器和到输出引脚传播。
当选择的RAM , CKE为低电平,写入输入采样为低电平时的上升沿时写操作
时钟。字节写使能输入(B
A
, B
B
, B
C,
和B
D
)确定哪个字节将被写入。全或无可能被激活。一
写周期没有活动字节写入输入一个空操作周期。流水线NBT SRAM提供双晚写功能,
相匹配的写命令与数据管道长度为2个周期的读命令与数据管道长度( 2次) 。在
时钟的第一个上升沿,启用,写,写字节( s)和地址注册。该数据在与该地址相关联的是
在时钟的第三个上升边缘必需的。
流经模式读取和写入操作
在RAM中的流通过模式的操作非常相似,在流水线模式操作。一个读周期和激活
利用突发地址计数器是相同的。在流模式下通过该设备可能会开始后立即驶出新数据
新地址被读入内存,而不是拿着新的数据,直到下(第二)的时钟边沿。因此,在流
通过模式读取管道比管道模式一个周期更短。
写操作开始以相同的方式,但是不同之处在于,写入管道是一个周期更短的为好,保持能力
把从读总线写入不插入任何死循环。而流水线NBT的RAM实现双晚
写在协议流通过模式单一后期写的协议模式被观察到。因此,在通过流模式,地址
和控制被登记在时钟和数据的第一个上升沿在需要在数据输入引脚处的第二个上升沿
时钟。
冯: 1.01a 2/2006
4/27
2004年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
初步
GS8162ZV72CC-333/300/250/200/150
同步真值表
手术
读周期,开始突发
读周期,继续突发
NOP /读取,开始爆发
假读,继续爆
写周期,开始突发
写周期,继续突发
写入中止,继续爆发
取消循环,掉电
取消循环,掉电
取消循环,掉电
取消选择周期
取消循环,继续
睡眠模式
时钟边沿忽略,失速
类型地址CK CKE ADV W Bx的é
1
E
2
E
3
摹ZZ
R
B
R
B
W
B
B
D
D
D
D
D
NEXT
NEXT
NEXT
NEXT
当前
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
X
L-H
L
L
L
L
L
L
L
L
L
L
L
L
X
H
L
H
L
H
L
H
H
L
L
L
L
H
X
X
H
X
H
X
L
X
X
X
X
X
L
X
X
X
X
X
X
X
L
L
H
X
X
X
H
X
X
X
L
X
L
X
L
X
X
H
X
X
L
X
X
X
H
X
H
X
H
X
X
X
X
L
H
X
X
X
L
X
L
X
L
X
X
X
H
X
L
X
X
X
L
L
H
H
X
X
X
X
X
X
X
X
X
X
L
L
L
L
L
L
L
L
L
L
L
L
H
L
DQ
Q
Q
高-Z
高-Z
D
D
笔记
1,10
2
1,2,10
3
1,3,10
高阻1,2,3,10
高-Z
高-Z
高-Z
高-Z
高-Z
高-Z
-
4
1
1
注意事项:
1.继续突发周期,无论是读还是写,使用相同的控制输入。一个取消继续循环才能进入,如果Dese-
择周期,首先执行。
2.虚拟读取和写入中止可以考虑的NOP ,因为SRAM不执行任何操作。写入中止发生在W时,
引脚采样为低电平,但没有字节写引脚为活动状态,因此不进行任何写操作。
3. G达到有线低,以减少提供给SRAM的控制信号的数目。在输出驱动器将自动关闭
写周期。
4.如果在流水线读周期发生CKE高,在DQ总线将保持有效(低阻抗) 。如果在写周期期间发生CKE高,总线
将保持在高Z。
5, X =无关; H =逻辑高电平; L =逻辑低; BX =高=所有字节写入信号为高; BX =低=一个或多个字节/写
信号是低
6.所有的输入,除了G和ZZ必须满足建立和保持的时钟上升沿时间。
7.等待的状态可以通过设置CKE高插入。
8.该设备包含的电路,以确保所有的输出都在高Z电期间。
9. 2位突发计数器中。
10.地址计数器连累所有的突发继续循环。
冯: 1.01a 2/2006
5/27
2004年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
查看更多GS8162ZV72CC-333PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    GS8162ZV72CC-333
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
GS8162ZV72CC-333
√ 欧美㊣品
▲10/11+
8552
贴◆插
【dz37.com】实时报价有图&PDF
查询更多GS8162ZV72CC-333供应信息

深圳市碧威特网络技术有限公司
 复制成功!