EN25QH16
EN25QH16
16兆位串行闪存与4K字节扇区制服
特点
单电源工作
- 全电压范围: 2.7-3.6伏
串行接口架构
- SPI兼容:模式0和模式3
16 M位串行闪存
- 16 M位/ 2048 K-字节/ 8,192页
- 每个可编程页的256字节
-
-
-
-
-
-
标准,双核或四SPI
标准的SPI接口: CLK , CS # , DI , DO , WP # ,HOLD #
双SPI : CLK , CS # , DQ
0
, DQ
1
, WP # , HOLD #
四路SPI : CLK , CS # , DQ
0
, DQ
1
, DQ
2
, DQ
3
高性能
104MHz的时钟频率为标准的SPI
80MHz的时钟速率为2个数据位
80MHz的时钟速率为4个数据位
软件和硬件写保护:
- 通过写保护全部或部分内存
软件
- 启用/禁用保护与WP #引脚
-
-
-
-
高性能的编程/擦除速度
页编程时间: 1.3ms典型
扇区擦除时间: 60ms的典型
块擦除时间400ms的典型
芯片擦除时间: 12秒典型
可锁定512字节的OTP安全部门
支持串行闪存可发现
参数(小农发展方案)签名
阅读唯一的ID号
最低100K耐力周期
封装选项
- 8引脚SOP 150mil体宽
- 8引脚SOP 200mil体宽
- 8触点VDFN ( 5x6mm )
- 8引脚PDIP
- 24球TFBGA封装( 6x8mm )
低功耗
- 19 mA典型工作电流
- 1
μA
典型的掉电电流
-
-
-
统一的部门架构:
4 KB的512个扇区
64字节的32块
任何扇区或块可以单独被删除
- 所有无铅封装符合RoHS标准
工业温度范围
概述
该EN25QH16是16兆位(2048 K-字节)串行闪存,具有增强写保护
机制。该EN25QH16支持标准的串行外设接口(SPI) ,和一个高
高性能双核/四输出以及双/四通道I / O使用SPI接口:串行时钟,片选,
DQ系列
0
(DI), DQ
1
( DO ) , DQ
2
( WP # )和DQ
3
( HOLD # ) 。高达80MHz的SPI时钟频率是
支持允许160MHz的( 80MHz的×2)的双输出和320MHz的等效时钟频率
使用双/四通道I / O快速读取指令时(为80MHz ×4)的四路输出。该内存不能
被编程为1到256个字节的时间,使用页面编程指令。
该EN25QH16被设计成允许或者单
扇区/块
在同一时间或整片擦除操作。
该EN25QH16可以被配置为保护存储器作为软件保护模式的一部分。该
设备可以维持最低的100K编程/擦除周期的每一个扇区
或阻止
.
该数据表可以通过后续的版本中修改
2004宙硅解决方案公司,
1
或修改,由于改变的技术规格。
牧师H,发表日期: 2012年1月30日
www.eonssi.com
EN25QH16
表1.引脚名称
符号
CLK
DI ( DQ
0
)
DO ( DQ
1
)
CS #
WP # ( DQ
2
)
HOLD # ( DQ
3
)
VCC
VSS
NC
引脚名称
串行时钟输入
串行数据输入(数据输入输出0 )
*1
*1
串行数据输出(数据输入输出1 )
芯片
SELECT
写保护(数据输入输出2 )
HOLD #引脚(数据输入输出3 )
电源电压( 2.7-3.6V )
地
无连接
*2
*2
注意:
1. DQ
0
和DQ
1
用于双核和四核的指令。
2. DQ
2
? DQ
3
用于四指令。
信号说明
串行数据输入,输出和IO ( DI ,DO和DQ
0
, DQ
1
, DQ
2
, DQ
3
)
该EN25QH16支持标准的SPI ,双SPI和四路SPI操作。标准的SPI指令
使用单向DI (输入)引脚串行写指令,地址或数据的装置
串行时钟( CLK )输入引脚的上升沿。标准SPI还使用了单向的DO (输出)到
从下降沿信号CLK的设备读出的数据或状态。
双路和四路SPI指令使用双向IO引脚串行写入指令,地址或
数据到设备上的CLK的上升沿和读的下降沿从设备的数据或状态
的CLK 。
串行时钟(CLK )
SPI串行时钟输入( CLK)引脚提供了串行输入和输出操作的时序。 ( "See
SPI Mode" )
片选信号( CS # )
在SPI片选( CS # )引脚可启用和禁用设备操作。当CS #为高的设备是
取消和串行数据输出( DO ,或者DQ
0
, DQ
1
, DQ
2
和DQ
3
)引脚为高阻抗。
取消选中时,器件的功耗会在待机状态下的水平,除非内部擦除,
程序或状态寄存器周期正在进行中。当CS #被拉低该设备将被选中,
功耗将增加至活性水平与指示可以写入和读取数据
该设备。上电后, CS #必须从高分到低分新的指令前过渡将是
接受的。
HOLD ( HOLD # )
在HOLD #引脚可同时积极选择的设备要暂停。当HOLD #被带到
低,而CS #为低时, DO引脚将在对DI和CLK引脚高阻抗,信号会
忽略(不关心) 。当多个设备共享相同的SPI保持功能会很有用
信号。保持#功能仅适用于标准的SPI和双SPI操作期间,当
四通道SPI ,该引脚为串行数据IO ( DQ
3
)为四I / O操作。
写保护( WP # )
写保护( WP # )引脚可用于防止状态寄存器被写入。在使用
与结合状态寄存器的块保护( BP0 , BP1 , BP2和BP3 )位和状态寄存器
保护(SRP )位,它的一部分或整个存储器阵列可以是硬件保护。在WP #函数
仅适用于标准的SPI和双SPI操作时,当在四SPI ,该引脚为串行
数据IO ( DQ
2
)为四I / O操作。
该数据表可以通过后续的版本中修改
2004宙硅解决方案公司,
5
或修改,由于改变的技术规格。
牧师H,发表日期: 2012年1月30日
www.eonssi.com