DS92UT16TUF UTOPIA -LVDS桥接为1.6 Gbps的双向数据传输
2004年2月
DS92UT16TUF
UTOPIA -LVDS桥接为1.6 Gbps的双向数据
转帐
1.0概述
该DS92UT16是一个灵活的乌托邦到LVDS桥接设备。
该LVDS桥接透明传输的UTOPIA总线
通过高速LVDS串行链路。该装置包括
许多可靠性功能,如可选的1 : 1保护
与建在误码率检查。
并行接口是用户可编程的最大
灵活性。用户可以UTOPIA级别级别之间进行选择
PHY层(奴隶)的2 ATM层(主) 。该UTOPIA-
LVDS桥接芯片支持一个特殊MPHY (多PHY层)
操作模式。该MPHY操作最多可支持248
无需添加外部标准UTOPIA二级PHY端口
电路。
串行接口采用LVDS串行器和解串
技术。 16 : 1位序列号可以输送
全双工并行总线在两个差分传输
对。这使得低成本的背板和电缆。电缆
传输长度可以长达16米。
串行链路进行流量控制信息(背压力
不确定)在两个方向。桥设备适用回来
在每个队列的基础上的31个内部FIFO压力
队列。此外,该串行链路包括一OAM (操作
tions和维护)在不脱离有损信道
链路性能。
有许多应用,其中所述的UTOPIA -LVDS
大桥简化了设计。盒到盒的连接可以使用
DS29UT16设备在整个电缆。访问多路复用器应用程序
阳离子可以在一个PCB背板使用的设备
点至点,负荷较轻的多点配置。
- 两个独立的LVDS接收器的串行端口
可选1 : 1保护
- 主要和冗余的LVDS传输端口
- 循环定时功能使LVDS时钟恢复
从内部驱动LVDS发送时钟
- 内部缓冲器允许最大的LVDS串行比特率
独立的UTOPIA时钟速率
可编程UTOPIA接口
- UTOPIA二级高达52 MHz的
- ATM层和物理层接口
- ATM层接口,可支持多达248个标准
无需额外的外部二级PHY端口
电路。配置为31 MPHY的,每个多达8
个子端口
- 支持扩展单元尺寸最多64个字节
- 支持16位或8位数据总线与奇偶校验
嵌入式双向无阻塞流量控制
每MPHY背压串行链路
无需外部存储器
在串行链路嵌入式OAM通道
- 远程报警/状态指示
- 链路追踪标签
- 嵌入式控制通道与流量控制
通信软件
- BIP16基于误码性能监控
- 在保护系统,备用链路OAM通道
可用于嵌入式通信和
性能/报警监控
多个环回选项
标准的微处理器接口(英特尔和摩托罗拉
兼容)
IEEE 1149.1 JTAG端口
温度范围: -40 ° C至+ 85°C
CMOS技术的低功耗
LVDS收发器部分采用3.3V电源供电。
数字乌托邦部分采用2.5V电源供电。所有的I / O
是3.3V宽容。
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
n
n
n
n
n
n
n
n
n
n
2.0特性
n
832 Mbps的LVDS 16位串行器和解串器
接口
- 适用于电缆,印刷电路板,并
背板传输路径
- 在最大LVDS数据传输速率和更高的10米电缆
16米在最小的LVDS数据传输速率
- 用随机的数据锁定功能的嵌入式时钟
时钟恢复
- PRBS (X
31
+ x
28
+ 1 )的LVDS链路BER测试
设施
n
3.0订购信息
订单号
DS92UT16TUF
包装信息
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
包装数
NUJB0196
2004美国国家半导体公司
DS200316
www.national.com
DS92UT16TUF
5.0应用概述
(续)
20031602
图2.应用实例
该UTOPIA接口[ 1 。看
第21.0参考]
is
一个既定的标准,用于连接物理层DE-
恶习到ATM层设备。然而,当ATM层
设备与物理层设备(多个)是在单独
卡一台设备内,或者甚至在单独的
装备的话,这个标准的并行特性变得
一个限制因素。看
图2中。
该溶液是使用DS92UT16 ,这是一种透明
桥通过串行LVDS扩展UTOPIA总线
接口,并且适用于背板和电缆。满
双向流控结合,使背景
压力施加到所述ATM信元的源。 31
提供标准UTOPIA级PHY端口2可
扩展到248端口,无需额外的外部电路。
该DS92UT16通过提供多达8达到这个
在这两个ENB和CLAV信号接收和发送方向
作为ATM层装置时系统蒸发散。这使得
地址配置为多达31个端口的PHY 248
各自具有多达8个子端口。
为了帮助设备管理与维护,
DS92UT16通过嵌入“操作, Administra-
化和维护“ (OAM)信道在通过串行链路。在
此外,该设备提供了大量的回送的选择
被两种业务影响(线环回)和非交通
影响(细胞环回) ,它简化了测试和diag-
NOSTIC活动。
该DS92UT16对修改后的总线LVDS串行输出
找到在点 - 点应用的电缆。电缆长度
取决于电缆的质量和数据率。
增加电缆的质量,或者降低了LVDS数据速率,
增加最大可能的电缆长度,设备将
驾驶。
在检查的取舍决定的
DS92UT16最大电缆驱动能力,重要的是要
明白,在电缆的LVDS数据率是18倍
(16位加2的嵌入式时钟位)的LVDS_TxClk率。
例如,一个35兆赫LVDS_TxClk会产生一个
630 Mbps的数据率,以及一个52 MHz的时钟会产生一个
936 Mbps的数据速率。当使用双轴差动级
电缆,电缆长度可以是只要16米为
35 MHz的时钟为52 MHz的时钟大约10米。
6.0功能描述
6.1 UTOPIA接口
该DS92UT16有一个行业标准UTOPIA接口
[ 1 ]支持2级和扩展级2操作。
根据其在所述桥连的位置,也可以作为操作
任一ATM层或在UTOPIA物理层
协议。
在第2级模式下,该接口可以是16位或一个
8位宽的数据通路,具有两个八位位组和细胞水平handshak-
荷兰国际集团,并在频率高达52 MHz工作频率,设施
塔廷格622 Mbps的( STM4 / OC12 )线路速率。
在UTOPIA 2级模式,该设备支持多PHY
( MPHY )操作,其中多达31个PHY端口可能
连接到一个ATM设备。细胞的存在和
缓冲区空间的可用性是使用CLAV显指示
良。
UTOPIA 2级定义各1 ENB和1 CLAV信号
方向。该DS92UT16已经扩展这8 ENB和8
CLAV信号,可实现高达248 PHY端口是
连接到一个ATM设备,而无需额外的外部税务局局长
如图cuitry
网络连接gure 3 。
3
www.national.com
DS92UT16TUF
6.0功能描述
(续)
20031627
图4.详细的延长UTOPIA二级连接一个子港
对于排队的目的, 248的PHY端口是CON-
想通作为标准31端口的子端口,以便每个端口/
队列中有8个子端口作为讨论
第6.2.2节的上传
桥多端口流量缓冲。
每个MPHY地址
对应于一个端口。
5位MPHY可以处理多达31个PHY端口。至少3个
附加位是必需的,得到8位的总neces-
萨利解决248 PHY端口。这些额外的AD-
裙比特可以由用户在任何用户的设置
前置,细胞部首或UDF1 / 2个字节的单元,如图
in
图6 。
该DS92UT16被配置为提取/插入
额外的地址位从/到任何一个字节。
物理层轮询可以如下进行:
标准UTOPIA 2级与1 CLAV信号。
- 一个CLAV投票31 PHY端口。
DS92UT16延长UTOPIA二级多达8 CLAV
信号。
- 每个CLAV可以查询31个PHY端口提供总共248
PHY端口。
多UTOPIA -LVDS桥接设备可以在标准杆使用
等位基因共享多达31个PHY端口的PHY是在中
独立的线卡
图5中。
每个端口可具有
多达8个子端口。有上的数量的限制
每个网桥在这样的配置中使用的端口地址。看
9.2节多个网桥配置MTB
5
www.national.com
DS92UT16TUF UTOPIA -LVDS桥接为1.6 Gbps的双向数据传输
2004年2月
DS92UT16TUF
UTOPIA -LVDS桥接为1.6 Gbps的双向数据
转帐
1.0概述
该DS92UT16是一个灵活的乌托邦到LVDS桥接设备。
该LVDS桥接透明传输的UTOPIA总线
通过高速LVDS串行链路。该装置包括
许多可靠性功能,如可选的1 : 1保护
与建在误码率检查。
并行接口是用户可编程的最大
灵活性。用户可以UTOPIA级别级别之间进行选择
PHY层(奴隶)的2 ATM层(主) 。该UTOPIA-
LVDS桥接芯片支持一个特殊MPHY (多PHY层)
操作模式。该MPHY操作最多可支持248
无需添加外部标准UTOPIA二级PHY端口
电路。
串行接口采用LVDS串行器和解串
技术。 16 : 1位序列号可以输送
全双工并行总线在两个差分传输
对。这使得低成本的背板和电缆。电缆
传输长度可以长达16米。
串行链路进行流量控制信息(背压力
不确定)在两个方向。桥设备适用回来
在每个队列的基础上的31个内部FIFO压力
队列。此外,该串行链路包括一OAM (操作
tions和维护)在不脱离有损信道
链路性能。
有许多应用,其中所述的UTOPIA -LVDS
大桥简化了设计。盒到盒的连接可以使用
DS29UT16设备在整个电缆。访问多路复用器应用程序
阳离子可以在一个PCB背板使用的设备
点至点,负荷较轻的多点配置。
- 两个独立的LVDS接收器的串行端口
可选1 : 1保护
- 主要和冗余的LVDS传输端口
- 循环定时功能使LVDS时钟恢复
从内部驱动LVDS发送时钟
- 内部缓冲器允许最大的LVDS串行比特率
独立的UTOPIA时钟速率
可编程UTOPIA接口
- UTOPIA二级高达52 MHz的
- ATM层和物理层接口
- ATM层接口,可支持多达248个标准
无需额外的外部二级PHY端口
电路。配置为31 MPHY的,每个多达8
个子端口
- 支持扩展单元尺寸最多64个字节
- 支持16位或8位数据总线与奇偶校验
嵌入式双向无阻塞流量控制
每MPHY背压串行链路
无需外部存储器
在串行链路嵌入式OAM通道
- 远程报警/状态指示
- 链路追踪标签
- 嵌入式控制通道与流量控制
通信软件
- BIP16基于误码性能监控
- 在保护系统,备用链路OAM通道
可用于嵌入式通信和
性能/报警监控
多个环回选项
标准的微处理器接口(英特尔和摩托罗拉
兼容)
IEEE 1149.1 JTAG端口
温度范围: -40 ° C至+ 85°C
CMOS技术的低功耗
LVDS收发器部分采用3.3V电源供电。
数字乌托邦部分采用2.5V电源供电。所有的I / O
是3.3V宽容。
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
n
n
n
n
n
n
n
n
n
n
2.0特性
n
832 Mbps的LVDS 16位串行器和解串器
接口
- 适用于电缆,印刷电路板,并
背板传输路径
- 在最大LVDS数据传输速率和更高的10米电缆
16米在最小的LVDS数据传输速率
- 用随机的数据锁定功能的嵌入式时钟
时钟恢复
- PRBS (X
31
+ x
28
+ 1 )的LVDS链路BER测试
设施
n
3.0订购信息
订单号
DS92UT16TUF
包装信息
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
包装数
NUJB0196
2004美国国家半导体公司
DS200316
www.national.com
DS92UT16TUF
5.0应用概述
(续)
20031602
图2.应用实例
该UTOPIA接口[ 1 。看
第21.0参考]
is
一个既定的标准,用于连接物理层DE-
恶习到ATM层设备。然而,当ATM层
设备与物理层设备(多个)是在单独
卡一台设备内,或者甚至在单独的
装备的话,这个标准的并行特性变得
一个限制因素。看
图2中。
该溶液是使用DS92UT16 ,这是一种透明
桥通过串行LVDS扩展UTOPIA总线
接口,并且适用于背板和电缆。满
双向流控结合,使背景
压力施加到所述ATM信元的源。 31
提供标准UTOPIA级PHY端口2可
扩展到248端口,无需额外的外部电路。
该DS92UT16通过提供多达8达到这个
在这两个ENB和CLAV信号接收和发送方向
作为ATM层装置时系统蒸发散。这使得
地址配置为多达31个端口的PHY 248
各自具有多达8个子端口。
为了帮助设备管理与维护,
DS92UT16通过嵌入“操作, Administra-
化和维护“ (OAM)信道在通过串行链路。在
此外,该设备提供了大量的回送的选择
被两种业务影响(线环回)和非交通
影响(细胞环回) ,它简化了测试和diag-
NOSTIC活动。
该DS92UT16对修改后的总线LVDS串行输出
找到在点 - 点应用的电缆。电缆长度
取决于电缆的质量和数据率。
增加电缆的质量,或者降低了LVDS数据速率,
增加最大可能的电缆长度,设备将
驾驶。
在检查的取舍决定的
DS92UT16最大电缆驱动能力,重要的是要
明白,在电缆的LVDS数据率是18倍
(16位加2的嵌入式时钟位)的LVDS_TxClk率。
例如,一个35兆赫LVDS_TxClk会产生一个
630 Mbps的数据率,以及一个52 MHz的时钟会产生一个
936 Mbps的数据速率。当使用双轴差动级
电缆,电缆长度可以是只要16米为
35 MHz的时钟为52 MHz的时钟大约10米。
6.0功能描述
6.1 UTOPIA接口
该DS92UT16有一个行业标准UTOPIA接口
[ 1 ]支持2级和扩展级2操作。
根据其在所述桥连的位置,也可以作为操作
任一ATM层或在UTOPIA物理层
协议。
在第2级模式下,该接口可以是16位或一个
8位宽的数据通路,具有两个八位位组和细胞水平handshak-
荷兰国际集团,并在频率高达52 MHz工作频率,设施
塔廷格622 Mbps的( STM4 / OC12 )线路速率。
在UTOPIA 2级模式,该设备支持多PHY
( MPHY )操作,其中多达31个PHY端口可能
连接到一个ATM设备。细胞的存在和
缓冲区空间的可用性是使用CLAV显指示
良。
UTOPIA 2级定义各1 ENB和1 CLAV信号
方向。该DS92UT16已经扩展这8 ENB和8
CLAV信号,可实现高达248 PHY端口是
连接到一个ATM设备,而无需额外的外部税务局局长
如图cuitry
网络连接gure 3 。
3
www.national.com
DS92UT16TUF
6.0功能描述
(续)
20031627
图4.详细的延长UTOPIA二级连接一个子港
对于排队的目的, 248的PHY端口是CON-
想通作为标准31端口的子端口,以便每个端口/
队列中有8个子端口作为讨论
第6.2.2节的上传
桥多端口流量缓冲。
每个MPHY地址
对应于一个端口。
5位MPHY可以处理多达31个PHY端口。至少3个
附加位是必需的,得到8位的总neces-
萨利解决248 PHY端口。这些额外的AD-
裙比特可以由用户在任何用户的设置
前置,细胞部首或UDF1 / 2个字节的单元,如图
in
图6 。
该DS92UT16被配置为提取/插入
额外的地址位从/到任何一个字节。
物理层轮询可以如下进行:
标准UTOPIA 2级与1 CLAV信号。
- 一个CLAV投票31 PHY端口。
DS92UT16延长UTOPIA二级多达8 CLAV
信号。
- 每个CLAV可以查询31个PHY端口提供总共248
PHY端口。
多UTOPIA -LVDS桥接设备可以在标准杆使用
等位基因共享多达31个PHY端口的PHY是在中
独立的线卡
图5中。
每个端口可具有
多达8个子端口。有上的数量的限制
每个网桥在这样的配置中使用的端口地址。看
9.2节多个网桥配置MTB
5
www.national.com
DS92UT16
DS92UT16TUF UTOPIA -LVDS桥接为1.6 Gbps的双向数据传输
文献编号: SNOS992D
DS92UT16TUF UTOPIA -LVDS桥接为1.6 Gbps的双向数据传输
过时的
DS92UT16TUF
2011年7月19日
UTOPIA -LVDS桥接为1.6 Gbps的双向数据
转帐
1.0概述
该DS92UT16是一个灵活的乌托邦到LVDS桥接设备。
该LVDS桥接透明传输的UTOPIA总线
通过高速LVDS串行链路。该装置包括许多
可靠性的功能,如可选的1 : 1保护和建设
在比特误差率检查。
并行接口是用户可编程的最大
灵活性。用户可以UTOPIA级别级别之间进行选择
PHY层(奴隶)的2 ATM层(主) 。该UTOPIA-
LVDS桥接芯片支持一个特殊MPHY (多PHY层)
操作模式。该MPHY操作最多可支持248
无需添加外部标准UTOPIA二级PHY端口
电路。
串行接口采用LVDS串行器和解串
技术。 16 : 1位序列号可以输送
全双工并行总线在两个差分传输
对。这使得低成本的背板和电缆。电缆
传输长度可以长达16米。
串行链路进行流量控制信息(背压力
不确定)在两个方向。桥设备适用回到压力
确保在每个队列的基础在31内部FIFO队列。
此外,该串行链路包括一OAM (操作和
维护)在不脱离链路减损通道perfor-
曼斯。
有许多应用,其中所述的UTOPIA -LVDS
大桥简化了设计。盒到盒的连接可以使用
DS29UT16设备在整个电缆。访问多路复用器应用程序
阳离子可以在一个PCB背板使用的设备
点至点,负荷较轻的多点配置。
—
两个独立的LVDS接收器的串行端口
可选1 : 1保护
—
主要的和冗余的LVDS传输端口
—
循环定时功能使LVDS时钟恢复
从内部驱动LVDS发送时钟
—
内部缓冲区允许的最大LVDS串行比特率
独立的UTOPIA时钟速率
可编程UTOPIA接口
—
UTOPIA二级高达52 MHz的
—
ATM层和物理层接口
—
ATM层接口,可支持多达248个标准
级,无需额外的外部电路2 PHY端口。
配置为31 MPHY的,每次最多8个子端口
—
支持扩展单元尺寸最多64个字节
—
支持16位或8位数据总线与奇偶校验
嵌入式双向无阻塞流量控制
每MPHY背压串行链路
无需外部存储器
在串行链路嵌入式OAM通道
—
远程报警/状态指示
—
链路追踪标签
—
嵌入式控制通道与流量控制
通信软件
—
BIP16基于误码性能监控
—
在保护系统中,备用链路OAM信道是
适用于嵌入式通信和
性能/报警监控
多个环回选项
标准的微处理器接口(英特尔和摩托罗拉
兼容)
IEEE 1149.1 JTAG端口
温度范围: -40 ° C至+ 85°C
CMOS技术的低功耗
LVDS收发器部分采用3.3V电源供电。数字
UTOPIA部分采用2.5V电源供电。所有I / O都是3.3V
宽容。
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
■
■
■
■
2.0特性
■
832 Mbps的LVDS 16位串行器和解串器接口
—
—
—
—
适用于电缆,印刷电路板和背板
传输路径
在最大的LVDS数据传输速率和更大大于10m电缆
16米在最小的LVDS数据传输速率
用随机的数据锁定功能嵌入式时钟
时钟恢复
PRBS (X
31
+ x
28
+ 1 )的LVDS链路BER测试设备
■
■
■
■
■
■
■
3.0订购信息
订单号
DS92UT16TUF
包装信息
196 LBGA封装, 15x15x1.37毫米为1.0mm焊球间距
包装数
NUJB0196
2011美国国家半导体公司
200316
打印日期/时间: 2011年7月19日21点23分17秒
www.national.com
200316第5版修订版3
DS92UT16TUF
4.0框图
20031601
图1. DS92UT16框图
www.national.com
200316第5版修订版3
2
打印日期/时间: 2011年7月19日21点23分17秒
DS92UT16TUF
5.0应用概述
20031602
图2.应用实例
该UTOPIA接口[ 1 。看
第21.0参考]
是一个
建立的标准,用于连接物理层器件
到ATM层设备。然而,当ATM层装置
与物理层的设备( S)的上内分开卡
一台设备,甚至可以在不同的设备,然后
本标准的并行性质变为一个限制因素。
SEE
图2中。
该溶液是使用DS92UT16 ,这是一种透明
桥通过串行LVDS扩展UTOPIA总线IN-
terface ,并适用于背板和电缆。全bidi-
rectional流量控制被结合,从而使背压
要施加到所述ATM信元的源。 31个PHY端口
可用标准的UTOPIA第2级可以被扩展到
248端口,无需额外的外部电路。该DS92UT16
提供多达8 ENB和CLAV显实现这一
在这两个的NAL作为代理时接收和发送方向
ATM层设备。这使得解决248物理层的
被配置为多达31个端口的每一个均具有多达
8个子端口。
为了帮助设备管理与维护,
DS92UT16通过嵌入“操作,管理
和维护“ (OAM)信道在通过串行链路。在AD-
情况下,两个设备提供了大量的环回选项
均流量的影响(线环回)和非交通AF-
fecting (小区环回) ,这简化测试和诊断
活动。
该DS92UT16对修改后的总线LVDS串行输出
找到在点 - 点应用的电缆。电缆长度
取决于电缆的质量和数据率。在 -
压痕电缆的质量,或降低LVDS数据速率,
增加最大可能的电缆长度,设备将
驾驶。
在检查的取舍决定了DS92UT16
电缆的最大驱动能力,理解是很重要的
该电缆上的LVDS数据率是18倍(16位加
2嵌入式时钟位)的LVDS_TxClk率。例如,
一个35 MHz的LVDS_TxClk会产生一个630 Mbps的数据速率,
和52 MHz的时钟会产生一个936 Mbps的数据速率。当
使用双轴差动级电缆,电缆长度可以
是只要16米为35 MHz的时钟和大约
1000万的52 MHz时钟。
6.0功能描述
6.1 UTOPIA接口
该DS92UT16有一个行业标准UTOPIA接口
[ 1 ]支持2级和扩展级2操作。 DE-
等待就其在桥连结位置时,它可以作为操作
任一ATM层或在UTOPIA亲物理层
母育酚。
在第2级模式下,该界面可以是一个16位或8元
位宽的数据通路,具有两个八位位组和细胞水平握手
并且在频率高达52兆赫,便利
622 Mbps的( STM4 / OC12 )线路速率。
在UTOPIA 2级模式,该设备支持多PHY
( MPHY )操作,其中多达31个PHY端口可能CON组
已连接到一个ATM设备。细胞和可用性的存在
的缓冲空间的能力是使用CLAV信号指示。
UTOPIA 2级定义各1 ENB和1 CLAV信号
方向。该DS92UT16已经扩展这8 ENB和8
CLAV信号,可实现高达248 PHY端口CON组
已连接到一个ATM设备,无需额外的外部电路
如图
网络连接gure 3 。
3
200316第5版修订版3
打印日期/时间: 2011年7月19日21点23分17秒
www.national.com
DS92UT16TUF
20031603
注意:
对于单个子端口的全部连接示于
图4中。
图3.延长UTOPIA 2级为248 PHY端口
20031627
图4.详细的延长UTOPIA二级连接一个子港
www.national.com
200316第5版修订版3
4
打印日期/时间: 2011年7月19日21点23分17秒