CYV15G0204TRB
独立时钟的HOTLink II 双
串行器和双时钟恢复器和解串器
特点
第二代的HOTLink
技术
符合SMPTE 292M和SMPTE 259M视频
标准
双通道视频串行器以及双通道视频
时钟恢复解串器
- 195- 1500 - Mbps的串行数据信号速率
- 在不同的信令速率同步操作
支持接收或者1.485或者1.485 / 1.001 Gbps的数据
率具有相同的训练时钟
支持半速率和全速率时钟
内部锁相环( PLL)的与无外部PLL
组件
可选的差分PECL兼容的串行输入
耐热增强型BGA
提供无铅封装选项
0.25μ BiCMOS技术
功能说明
该CYV15G0204TRB独立时钟的HOTLink II 双
串行器和双时钟恢复器和解串器是一个点,以点
或点对多点通信的积木使
以上各种高速串行链路的数据传送
包括SMPTE 292M和SMPTE 259M视频应用。
它支持的信号速率为195 1500 Mbps的范围
每个串行链路。所有发送和接收通道
独立的,并且可以在不同的同时操作
率。每个传输通道接受10位并行字符
在一个输入寄存器和将它们转换为串行数据。每
接收信道接收的串行数据,并将其转换成10位
平行字符和呈现这些字符的输出
注册。接收到的串行数据,也可以时钟恢复和
通过时钟恢复器串行输出重传。
图1
说明独立显卡之间的典型连接
协处理器和相应的CYV15G0204TRB芯片。
该CYV15G0204TRB满足SMPTE 259M和
SMPTE 292M符合按照SMPTE EG34-1999病理
逻辑测试要求。
As
a
第二代
的HOTLink
设备,
该
CYV15G0204TRB扩展的HOTLink系列具有增强
的集成度和更快的数据速率,同时保持
串行链路兼容性(数据和BIST )与其他的HOTLink
设备。该CYV15G0204TRB的每个发射(TX)信道
的HOTLink II器件接收加扰的10位传输
字符。这些字符序列和输出
双正ECL ( PECL )兼容差分传输
在比特率的任何10或20倍的任务线路驱动器
输入的参考时钟,用于该信道。
独立
通道
CYV15G0204TRB
设备
- 内部DC-恢复
冗余差分PECL兼容的串行输出
- 无需外部偏置电阻
- 信令速率控制的边缘速率
- 内部源端接
同步LVTTL并行接口
JTAG边界扫描
内置自测试(BIST ),用于在高速链路的测试
链路质量指示
- 模拟信号检测
- 数字信号检测
低功耗2.5W @ 3.3V典型
3.3V单电源供电
图1的HOTLink II系统连接
独立
通道
CYV15G0204TRB
设备
时钟恢复
输出
10
10
10
串行链接
10
10
10
时钟恢复
输出
赛普拉斯半导体公司
文件编号: 38-02101牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年5月2日
[+ ]反馈
视频协处理器
10
视频协处理器
CYV15G0204TRB
在CYV15G0204TRB的HOTLink每个接收( RX )通道
II器件接收串行比特流来自两个可选1
PECL兼容差分线路接收器,并且使用
完全集成的时钟和数据恢复PLL ,恢复
必需的数据重构的时序信息。该
恢复比特流时钟恢复,并通过重传
该时钟恢复器串行输出。另外,回收的串行数据是
反序列化,并提交到目标主机系统。
每个发送和接收通道包含独立
BIST模式发生器和检查器,分别。这BIST
硬件允许全速测试高速串行数据
在各路径发送和接收部分,并且在整个
互连链路。
该CYV15G0204TRB是理想的SMPTE应用
不同的数据速率和串行接口标准
必要为每个信道。一些应用包括
多格式路由器,切换器,格式转换器, SDI
显示器,摄像机和摄像机控制单元。
CYV15G0204TRB逻辑框图
REFCLKA ±
RXDC [9:0 ]
RXDD [9:0 ]
TRGCLKC ±
TXDA [9:0 ]
x10
相
对齐
卜FF器
串行器
x10
相
对齐
卜FF器
串行器
TXDB [9:0 ]
x10
x10
解串器
解串器
TX
TX
时钟恢复器
RX
时钟恢复器
RX
ROUTC1±
ROUTC2±
ROUTD1±
ROUTD2±
TOUTB1±
TOUTB2±
TOUTA1±
TOUTA2±
INC1±
INC2±
文件编号: 38-02101牧师* C
IND1±
IND2±
TRGCLKD ±
REFCLKB ±
第31 2
[+ ]反馈
CYV15G0204TRB
时钟恢复器和解串器路径框图
TRGRATEC
TRGCLKC
SDASEL [2..1 ] C [ 1 : 0 ]
LDTDEN
=
内部信号
RESET
TRST
x2
JTAG
边界
扫描
调节器
TMS
TCLK
TDI
TDO
BIST LFSR
产量
注册
INSELC
INC1+
INC1–
INC2+
INC2–
ULCC
SPDSELC
RXPLLPDC
移
接受
信号
MONITOR
时钟&
数据
恢复
PLL
LFIC
10
10
10
RXDC [9:0 ]
BISTSTC
÷2
RXBISTC [1 :0]的
RXRATEC
RXCLKC +
RXCLKC-
回收的字符时钟
恢复串行数据
ROE[2..1]C
时钟恢复器
输出PLL
时钟乘法器
RECLKOC
REPDOC
TRGRATED
TRGCLKD
SDASEL [2..1] D [ 1:0]
LDTDEN
字符速率时钟
注册
ROE[2..1]C
ROUTC1+
ROUTC1–
ROUTC2+
ROUTC2–
x2
BIST LFSR
产量
注册
INSELD
IND1+
IND1–
IND2+
IND2–
ULCD
SPDSELD
RXPLLPDD
移
接受
信号
MONITOR
时钟&
数据
恢复
PLL
LFID
10
10
10
RXDD [9:0 ]
BISTSTD
÷2
RXBISTD [1 :0]的
RXRATED
RXCLKD +
RXCLKD-
回收的字符时钟
恢复串行数据
ROE[2..1]D
时钟恢复器
输出PLL
时钟乘法器
RECLKOD
REPDOD
字符速率时钟
注册
ROE[2..1]D
ROUTD1+
ROUTD1–
ROUTD2+
ROUTD2–
文件编号: 38-02101牧师* C
第31 4
[+ ]反馈
CYV15G0204TRB
设备配置和控制框图
TXRATE [ A..B ]
TXCKSEL [ A..B ]
PABRST [ A..B ]
TOE[2..1][A..B]
TXBIST [ A..B ]
RXRATE [ C..D ]
SDASEL [2..1 ] [ C..D ] [1 :0]的
TRGRATE [ C..D ]
RXPLLPD [ C..D ]
RXBIST [ C..D ] [1 :0]的
ROE[2..1][C..D]
=
内部信号
雷恩
ADDR [ 3:0]
DATA [ 6:0]
设备CON组fi guration
和控制接口
文件编号: 38-02101牧师* C
第31 5
[+ ]反馈