CAT93C46R
1 kb的Microwire串行EEPROM
特点
I
高速运转: 4MHz的@ 5V , 2MHz的@ 1.8V
I
1.8V至5.5V电源电压范围
I
可选x8或x16内存组织
I
顺序读取
I
软件写保护
I
上电时无意中写保护
I
低功耗CMOS技术
I
百万编程/擦除周期
I
百年数据保留
I
工业温度范围
I
符合RoHS标准的8引脚PDIP , SOIC , TSSOP和
描述
该CAT93C46R为1KB的CMOS串行EEPROM
该组织为任64个寄存器设备
16位或8位的128个寄存器,如通过测定
ORG引脚的状态。该CAT93C46R特点
连续读取和自定时自动与内部写
明确的。片上上电复位电路保护
对在错误的状态下开机的内在逻辑。
与此相反的CAT93C46 ,所述CAT93C46R特征
内部指令时钟计数器提供
增强抗干扰性的写/擦除命令。
8 ,垫TDFN封装
引脚配置
PDIP ( L)
SOIC ( V, X)
TSSOP ( Y)
TDFN ( VP2 )
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
NC
ORG
GND
NC
VCC
CS
SK
功能符号
V
CC
SOIC (W)的
1
2
3
4
8
7
6
5
ORG
GND
DO
DI
ORG
CS
SK
DI
CAT93C46R
DO
GND
引脚功能
引脚名称
CS
SK
DI
DO
V
CC
GND
ORG
NC
功能
芯片选择
时钟输入
串行数据输入
串行数据输出
电源
地
存储器组织
无连接
如需订购信息的详细信息,请参阅第12页。
注: ORG引脚连接到V
CC
,在x16组织
被选中。当它被连接到地,所述x8的销被选中。
如果ORG引脚悬空,则内部上拉器件
将选择x16组织。
*绿色&金印identi音响ES符合RoHS的封装,采用镍钯金
预镀敷的引线框架。
2006 Catalyst半导体公司
特性如有变更,恕不另行通知
1
文档。 1107号,第F
CAT93C46R
绝对最大额定值
(1)
储存温度
电压的任何引脚对地
(2)
-65 ° C至+ 150°C
-0.5 V至6.5 V
可靠性的特点
(3)
符号
N
END(4)
T
DR
参数
耐力
数据保留
民
1,000,000
100
单位
编程/擦除周期
岁月
直流工作特性
V
CC
= + 1.8V至+ 5.5V ,除非另有说明。
符号
I
CC1
I
CC2
I
SB1
I
SB2
I
LI
I
LO
V
IL1
V
IH1
V
IL2
V
IH2
V
OL1
V
OH1
V
OL2
V
OH2
注意:
( 1 )强调上述“绝对最大额定值”,可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或那些在此操作部分中列出的以外的任何其他条件的装置的操作
规范是不是暗示。暴露于任何绝对最大额定值长时间会影响器件的性能和可靠性。
( 2 )在任何引脚的直流输入电压应不大于V低于-0.5V更低或更高
CC
+ 0.5V 。在转换过程中,在任何引脚上的电压可能会
下冲至不超过-1.5V或过冲少不超过V更
CC
+ 1.5V,对于小于20毫微秒周期。
( 3 )这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
( 4 )块模式,V
CC
= 5V ,T
A
= 25°C.
参数
电源电流
(写)
电源电流
(READ )
电源电流
(待机) ( x8模式)
电源电流
(待机) ( x16Mode )
输入漏电流
输出漏电流
(包括ORG引脚)
输入低电压
输入高电压
输入低电压
输入高电压
输出低电压
输出高电压
输出低电压
输出高电压
测试条件
f
SK
= 1MHz的
V
CC
= 5.0V
f
SK
= 1MHz的
V
CC
= 5.0V
CS = 0V
ORG = GND
CS = 0V
ORG =浮动或V
CC
V
IN
= 0V至V
CC
V
OUT
= 0V至V
CC
,
CS = 0V
4.5V
≤
V
CC
& LT ; 5.5V
4.5V
≤
V
CC
& LT ; 5.5V
1.8V
≤
V
CC
& LT ; 4.5V
1.8V
≤
V
CC
& LT ; 4.5V
4.5V
≤
V
CC
& LT ; 5.5V
I
OL
= 2.1毫安
4.5V
≤
V
CC
& LT ; 5.5V
I
OH
= -400A
1.8V
≤
V
CC
& LT ; 4.5V
I
OL
= 1毫安
1.8V
≤
V
CC
& LT ; 4.5V
I
OH
= -100A
民
最大
1
500
10
10
2
2
单位
mA
A
A
A
A
A
V
V
V
V
V
V
-0.1
2
0
V
CC
x 0.7
0.8
V
CC
+ 1
V
CC
x 0.2
V
CC
+1
0.4
2.4
0.2
V
CC
- 0.2
V
V
文档。 1107号,第F
2
2006 Catalyst半导体公司
特性如有变更,恕不另行通知
CAT93C46R
引脚电容
符号
C
OUT(1)
C
IN(1)
TEST
输出电容( DO)的
输入电容( CS , SK , DI , ORG )
条件
V
OUT
= 0V
V
IN
= 0V
最大
5
5
单位
pF
pF
交流特性
(2)
V
CC
= 1.8V- 5.5V
符号
t
CSS
t
CSH
t
DIS
t
DIH
t
PD1
t
PD0
t
HZ(1)
t
EW
t
CSMIN
t
SKHI
t
SKLOW
t
SV
SK
最大
参数
CS建立时间
CS保持时间
DI建立时间
DI保持时间
输出延迟到1
输出延迟为0
输出延迟到高阻
编程/擦除脉冲宽度
最低CS低电平时间
最低SK高时间
最低SK低电平时间
输出延迟到状态有效
最大时钟频率
DC
0.25
0.25
0.25
0.25
2
DC
民
50
0
100
100
0.25
0.25
100
5
0.1
0.1
0.1
0.1
4
最大
V
CC
= 4.5V- 5.5V
民
50
0
50
50
0.1
0.1
100
5
最大
单位
ns
ns
ns
ns
s
s
ns
ms
s
s
s
s
兆赫
上电时序
(1)(3)
符号
t
PUR
t
PUW
参数
上电到读操作
上电到写操作
最大
1
1
单位
ms
ms
交流测试条件
输入上升和下降时间
输入脉冲电压
时序参考电压
输入脉冲电压
时序参考电压
输出负载
≤
50ns
0.4V至2.4V
4.5V
≤
V
CC
≤
5.5V
0.8V, 2.0V
4.5V
≤
V
CC
≤
5.5V
0.2V
CC
到0.7V
CC
1.8V
≤
V
CC
≤
4.5V
0.5V
CC
1.8V
≤
V
CC
≤
4.5V
电流源I
OLmax
/I
OHMAX
; C
L
= 100pF的
注意:
( 1 )这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
(2)根据“交流测试条件测试条件“表中。
(3) t
PUR
和T
PUW
是从时间V所需的延迟
CC
是稳定的,直到指定的操作可以启动。
2006 Catalyst半导体公司
特性如有变更,恕不另行通知
3
DOC 1107号,第F
CAT93C46R
指令集
地址
指令
读
抹去
写
EWEN
EWDS
ERAL
WRA L
开始位
1
1
1
1
1
1
1
操作码
10
11
01
00
00
00
00
x8
A6-A0
A6-A0
A6-A0
11XXXXX
00XXXXX
10XXXXX
01XXXXX
数据
x8
x16
评论
读地址AN- A0
清除地址AN- A0
D7-D0
D15-D0
写地址AN- A0
写使能
写禁止
清除所有地址
D7-D0
D15-D0
写的所有地址
x16
A5-A0
A5-A0
A5-A0
11XXXX
00XXXX
10XXXX
01XXXX
设备操作
该CAT93C46R是一个1024位的非易失性存储器
旨在与行业标准microproces-使用
感器。该CAT93C46R可以组织成任何
的16位或8位寄存器。当组织为X16 ,
7 9位指令控制的读,写,
擦除装置的操作。当组织为X8 ,
7 10位指令控制的读,写,
擦除装置的操作。该CAT93C46R能操作
在单电源茨和将产生的片
在任何写操作所需的高电压。
指令,地址和写数据移入
DI引脚上的时钟( SK )的上升沿。在DO
针通常处于高阻抗状态时除外
从设备中读取数据,或检查时,
在写操作后准备/繁忙状态。
就绪/忙碌状态可以启动后确定
通过选择设备的写操作( CS高点)和
查询DO管脚; DO低表明写
操作未完成,而DO高表示
该装置已准备好进行下一条指令。如果需要的话,
DO引脚可被放回高阻抗
芯片中的状态通过移动一个虚拟的“ 1 ”进入选择
DI引脚。 DO引脚将进入高阻抗状态
时钟(SK)的上升沿。配售DO引脚为
高阻抗状态,建议在应用
系统蒸发散,其中DI引脚和DO脚都被捆绑
在一起,形成一个共同的DI / O引脚。就绪/忙
标志可以禁用只能在Ready状态;没有变化
在繁忙状态允许的。
发送到设备的所有指令的格式是一个
逻辑"1"起始位,2-位(或4位)操作码, 6位地址
(当组织X8的一个附加位)和用于写入
操作的16位数据字段(8位为X8结构) 。
读
一旦接收到一个READ命令和地址
(移入DI引脚) ,该CAT93C46R的DO引脚
将出来的高阻抗状态,并且,后
发送一个初始虚拟零位,将开始移出
数据处理( MSB在前) 。的输出数据位将
切换上SK时钟的上升沿和稳定
在指定的时间延迟(T后
PD0
或T
PD1
).
顺序读取
之后的第一个数据字被移出和CS
保持有效的SK时钟不断切换,
该CAT93C46R将自动递增到下一个
处理和移出的下一个数据字。只要CS
持续有效和SK的不断切换,在
器件将保持递增到下一地址
自动直到到达地址的末端
空间,然后循环回到地址0在顺序
读模式中,只有初始数据字由preceeded
虚拟零位;所有后续数据的话将遵循
无虚设零位。
擦除/写使能和禁用
该CAT93C46R权力在写禁止状态。
上电后或EWDS (写操作之后的任何书面文件
禁用)指令必须先在前面加了EWEN
(写使能)的指令。一旦写指令是
启用时,它会保持到电源开启的设备
是除去或EWDS指令被发送。该EWDS
指令可以用来禁用所有CAT93C46R写
和擦除指令,并且将防止任何意外
文字或该设备的信息交换。数据可以被读出
通常从设备无关的写使能/
禁止状态。
文档。 1107号,第F
4
2006 Catalyst半导体公司
特性如有变更,恕不另行通知