CAT34C02
特点
2 - KB I
2
EEPROM,用于DDR2 DIMM串行存在检测
设备描述
该CAT34C02是一个2 KB的串行EEPROM CMOS ,
内部组织为16页,每页16字节,用于
总共256个字节,每个字节8比特。
它具有一个16字节页写缓冲和支撑
两个标准( 100千赫)以及快速(400 kHz)的
I
2
C协议。
写操作可以通过采取WP引脚被禁止
高(这保护整个存储器)或通过设置一个
内部写通过软件命令保护FL AG (这
保护存储器的下半部分) 。
除了常驻软件写保护,
该CAT34C02还采用JEDEC兼容
可逆软件写保护的DDR2系列
存在检测( SPD )操作过的应用
1.7 V至3.6 V的电源电压范围。
该CAT34C02是完全向后兼容
工作在较早DDR1 SPD的应用
1.7 V至5.5 V的电源电压范围。
■
支持标准和快速I
2
C协议
■
1.7 V至5.5 V电源电压范围
■
16字节页写缓冲
■
硬件写保护整个内存
■
对于低128字节的软件写保护
■
施密特触发器和噪声抑制滤波器
关于我
2
C总线输入( SCL和SDA ) 。
■
低功耗CMOS技术
■
百万编程/擦除周期
■
百年数据保留
■
符合RoHS
8引脚TSSOP和TDFN封装
“
”
&放大器;
“
”
■
工业温度范围
引脚配置
TSSOP ( Y)
TDFN ( VP2 )
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
功能符号
VCC
对于引脚1的位置,请咨询
相应的包图。
SCL
A2, A1, A0
WP
CAT34C02
SDA
引脚功能
A
0
, A
1
, A
2
SDA
SCL
WP
V
CC
V
SS
设备地址
串行数据
串行时钟
写保护
电源
地
VSS
*催化剂承载我
2
在从飞利浦公司授权C协议。
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
1
文档。 1095号,版本C
CAT34C02
绝对最大额定值*
储存温度
电压的任何引脚对地
(1)
-65 ° C至+ 150°C
-0.5 V至6.5 V
*条件超过上述“绝对最大额定值”,可能对器件造成永久性损坏。这些压力额定值只,
并且该设备在这些或那些在本规范的业务部门所列出的之外的任何其他条件的功能操作
是不是暗示。暴露于任何绝对最大额定值长时间会影响器件的性能和可靠性。
可靠性的特点
(2)
符号
N
结束
(*)
T
DR
参数
耐力
数据保留
民
1,000,000
100
单位
编程/擦除周期
岁月
( * )页面模式,V
CC
= 5 V ,25°C
直流工作特性
V
CC
= 1.7 V至5.5 V ,T
A
= -40 ° C至85°C ,除非另有规定ED 。
符号
I
CC
I
SB
I
L
V
IL
V
IH
V
OL1
V
OL2
V
HV(1)
参数
电源电流
待机电流
I / O引脚漏
输入低电压
输入高电压
输出低电压
输出低电压
RSWP设置/清除一个
0
高压
V
CC
> 2.5 V,I
OL
= 3.0毫安
V
CC
> 1.7 V,I
OL
= 1.0毫安
1.7 V < V
CC
& LT ; 3.6 V
V
CC
+ 4.8
测试条件
读或写在400千赫
所有的I / O引脚的GND或V
CC
在脚GND或V
CC
-0.5
民
最大
1
1
1
V
CC
x 0.3
单位
mA
μA
μA
V
V
V
V
V
V
CC
×0.7 V
CC
+ 0.5
0.4
0.2
10
PIN阻抗特性
T
A
= 25 ° C,F = 400千赫,V
CC
= 5 V
符号
C
IN(2)
C
IN(2)
Z
WPL
I
LWPH
注意:
( 1 )在任何引脚的直流输入电压不应低于V低于-0.5 V或更高
CC
+ 0.5V的转换过程中,在任何引脚上的电压可能会
下冲,以不低于-1.5伏或过冲,以不高于V更
CC
+ 1.5伏,对于小于20毫微秒周期。在最大直流电压
地址引脚上的
0
为10.0 V ,在25 ℃。对 1.5 kΩ的串联电阻应驱动引脚上的时候使用
0
到V
HV
,否则,目前的合规性
在V的
HV
驾驶员应限于约1毫安。
( 2 )这些参数,并初步设计或过程的变化影响,根据相应的AEC -Q100标准的参数进行测试后,
和JEDEC测试方法。
参数
SDA I / O引脚电容
输入电容(其他引脚)
WP输入阻抗低
WP输入高漏
条件
V
IN
= 0 V
V
IN
= 0 V
V
IN
& LT ; 0.5 V
V
IN
& GT ; V
CC
x 0.7
民
最大
8
6
单位
pF
pF
kΩ
μA
5
70
1
文档。 1095号,版本C
2
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
CAT34C02
交流特性
V
CC
= 1.7 V至5.5 V ,T
A
= -40 ° C至85°C ,除非另有规定ED 。
1.7 V - 5.5 V
符号
F
SCL
T
I(1)
t
AA(2)
t
BUF(1)
t
高清: STA
t
低
t
高
t
SU : STA
t
高清: DAT
t
苏: DAT
t
R(1)
t
F(1)
t
苏: STO
t
DH
t
WR
t
聚氨酯(1) ,(3)
注意:
( 1 )此参数与最初设计或工艺变更影响的参数后进行测试。
(2)对定时测量SDA线路电容是 100pF的; SCL输入被驱动以上升和下降的< 50 ns的时间;在SDA I / O
是向上拉动的由3毫安的电流源;输入驱动信号摆幅为20%至80 %的V
CC
。输出电平的参考电平是30%,和
V分别为70 %
CC
.
(3) t
PU
从时间V所需的延迟
CC
是稳定的,直到该设备已准备好接受命令。
2.5 V - 5.5 V
民
最大
400
100
0.9
1.3
0.6
1.3
0.6
0.6
0
100
单位
千赫
ns
μs
μs
μs
μs
μs
μs
ns
ns
0.3
300
0.6
100
μs
ns
μs
ns
5
1
ms
ms
参数
时钟频率
噪声抑制时间常数
SCL , SDA输入
SCL低到SDA数据输出
时间总线必须是自由的前一
新的传输开始
START条件保持时间
时钟低电平时间
时钟高电平时间
启动条件建立时间
数据保持时间
数据建立时间
SDA和SCL上升时间
SDA和SCL下降时间
停止条件的建立时间
数据输出保持时间
写周期时间
上电就绪模式
民
最大
100
100
3.5
4.7
4
4.7
4
4.7
0
250
1
300
4
100
5
1
上电复位( POR )
该CAT34C02集成上电复位( POR )
电路,它保护内部逻辑反
在错误的状态下开机。
该CAT34C02将启动后进入待机模式
V
CC
超过POR触发水平和意志力
成复位模式时, V
CC
降到低于POR
触发电平。这种双向电复位功能保护
反对“欠压”故障下一个设备
动力暂时消失。
上电复位电路,触发器的最小V
CC
水平
所需的内部状态正确初始化
机。上电复位触发电平自动跟踪
内置CMOS器件的阈值,并且是自然好
推荐的最小V以下
CC
电源电压。
2005 Catalyst半导体公司
特性如有变更,恕不另行通知
3
文档编号1095 ,版本C
CAT34C02
引脚说明
SCL :
串行时钟输入引脚接受串行时钟
由主机产生。
SDA :
串行数据I / O引脚接收输入数据和
发送存储在EEPROM中的数据。在发射模式下,这
管脚为漏极开路。被收购的上升沿数据,
并发表在SCL的下降沿。
A
0
, A
1
AND A
2
:
地址引脚接收设备AD-
装扮。这些引脚具有片内上拉或下拉电阻。
WP :
写保护输入引脚禁止所有OP-写
操作,当拉高。该引脚具有片上
下拉电阻。
开始
起始条件之前的所有命令。它由
一个由高到低的转变对SDA的当SCL为高电平。
在开始充当一个'唤醒'打电话给所有的接收者。缺席
一开始,从机将不响应命令。
停止
停止条件完成的所有命令。它由
从低到高的跳变的SDA ,SCL为高电平。
停止启动内部写周期(采取后续的时候
荷兰国际集团一写命令) ,或发送从进入待机状态
模式(以下读命令时) 。
设备寻址
法师通过创建一个启动启动数据传输
条件的总线上。然后,主播放器
8位串行从机地址。在科幻RST 4位从站
地址设置为1010 ,正常读/写操作
行动(图2)。接下来的3位,A
2
, A
1
AND A
0
选择
一个8可能从设备。最后位, R / W,
特定网络连接ES是否读( 1 )或写( 0 )操作
被执行。
应答
处理从站地址后,从机响应
有一个确认( ACK)通过拉低SDA
9时线
th
时钟周期(图3) 。从机将
也承认字节地址,每一个数据
字节呈现在写入模式。在阅读模式下的奴隶
移出一个数据字节,然后释放SDA线
9时
th
时钟周期。如果主承认
的数据,那么器件将继续发射。该
主机通过不承认终止会话
最后一个数据字节(诺亚克) ,并通过发送一个停止向
从机。总线时序图示于图4 。
功能说明
该CAT34C02支持内部集成电路(I
2
C)
总线数据传输协议,该协议去连接的网元设备
将数据发送到总线上的一个发送器和一个设备
接收数据作为接收器。数据溢流被控制
一个主设备,其产生串行时钟和
所有的起始和停止条件。该CAT34C02行为
作为从设备。 Master和Slave作为候补要么
发送器或接收器。多达8个设备可以连接
到总线的器件地址输入决定
A
0
, A
1
和A
2
.
I
2
C总线协议
在我
2
C总线由两个'线', SCL和SDA 。该
两根线被连接到V
CC
通过拉电源
电阻器。 Master和Slave设备连接到2-
通过各自的SCL和SDA引脚线总线。该
发射装置把SDA线'发射'
一个“0” ,并释放它到'发送'一个'1'。
当公交车是不是数据传输,可以只启动
忙(见交流特性) 。
在数据传输期间, SDA线必须保持稳定
而SCL线为高电平。 SDA的过渡,而
SCL为高电平时,将被视为START或STOP
状态(图1) 。
文档。 1095号,版本C
4
2005 Catalyst半导体公司
特性如有变更,恕不另行通知