测试可编程逻辑器件的逻辑功能
发布时间:2014/7/23 20:45:38 访问次数:668
测试可编程逻辑器件的逻辑功能
注:如果是多层次设计的话,还可将M100S300-048这个上一层文件再产生模块符号,供更上一层文件调用,依次下去,直到被最顶层的文件调用,将最顶层的文件建立好,锁定好引脚(只有最顶层的文件才锁定引脚),下载最顶层的文件。
任何层次的设计都既可以用原理图设计,又可以用VHDL语言设计。用VHDL语言设计硬件电路的逻辑功能非常灵活简便,因此VHDL语言较适合底层模块的设计,至于用VHDL语言设计顶层主要还是表达问题,设计人员通常用原理图设计顶层文件。
应该指出:MAX+PLUSⅡ是一款非常成功的EDA设计软件,在全球拥有广泛的用户群,特别适合于各类学校教学使用。随着大型FPGA/CPLD设计的迅速发展,Altera公司又在MAX+PLUSⅡ基础上推出了QuartusⅡ开发软件,它特别适宜研制产品。Quartus
Ⅱ5.o以上版本支持更多的FPGA/CPLD器件(如FPGA类:EP2C5T144;CPLD类:EPM1270T144);支持VHDL语言更强大的编译功能;支持最新的高性价比MAXⅡ器件;支持与其他EDA软件的无缝连接;支持嵌入式设计和逻辑分析;更好的布局和时序性能等。设计者可以充分利用QuartusⅡ增加的许多设计功能研制开发电子产品。
QuartusⅡ软件操作基本步骤和MAX+PLUSⅡ软件一样,只是部分命令表达不一祥,一般来说,会使用MAX+PLUSⅡ软件的人会很方便地使用QuartusⅡ软件。可以在QuartusⅡ软件环境下很方便地将MAX+PLUSⅡ设计的文件转化为QuartusⅡ文件。
测试可编程逻辑器件的逻辑功能
注:如果是多层次设计的话,还可将M100S300-048这个上一层文件再产生模块符号,供更上一层文件调用,依次下去,直到被最顶层的文件调用,将最顶层的文件建立好,锁定好引脚(只有最顶层的文件才锁定引脚),下载最顶层的文件。
任何层次的设计都既可以用原理图设计,又可以用VHDL语言设计。用VHDL语言设计硬件电路的逻辑功能非常灵活简便,因此VHDL语言较适合底层模块的设计,至于用VHDL语言设计顶层主要还是表达问题,设计人员通常用原理图设计顶层文件。
应该指出:MAX+PLUSⅡ是一款非常成功的EDA设计软件,在全球拥有广泛的用户群,特别适合于各类学校教学使用。随着大型FPGA/CPLD设计的迅速发展,Altera公司又在MAX+PLUSⅡ基础上推出了QuartusⅡ开发软件,它特别适宜研制产品。Quartus
Ⅱ5.o以上版本支持更多的FPGA/CPLD器件(如FPGA类:EP2C5T144;CPLD类:EPM1270T144);支持VHDL语言更强大的编译功能;支持最新的高性价比MAXⅡ器件;支持与其他EDA软件的无缝连接;支持嵌入式设计和逻辑分析;更好的布局和时序性能等。设计者可以充分利用QuartusⅡ增加的许多设计功能研制开发电子产品。
QuartusⅡ软件操作基本步骤和MAX+PLUSⅡ软件一样,只是部分命令表达不一祥,一般来说,会使用MAX+PLUSⅡ软件的人会很方便地使用QuartusⅡ软件。可以在QuartusⅡ软件环境下很方便地将MAX+PLUSⅡ设计的文件转化为QuartusⅡ文件。
上一篇:设置为顶层文件
上一篇:电子设计应用开发系统介绍