组合逻辑电路考题
发布时间:2014/3/28 21:57:07 访问次数:773
在下列对的题号上打个“√”,错的题号上打个“×”,并加以更正。
组合逻辑电路简称组合电路,这种TSL1612电路的特点是:电路中的某一输出端在某一时刻的输出状态仅由该时刻的电路输入端状恋决定,与电路原状态无关。组合逻车能。组合逻辑电路包括:二是比较器电路,三是判奇偶电路,四是数据选择器,五是编码器电路,六是译码器电路,七是显示器电路。
半加器电路可完成两个一位二进数的求和运算。半加器是一个由加数、被加数、和数、向高位进位数组成的运算器,它仅考虑本位数相加,不考虑低位来的进位。全加器比半加器电路多一个输入端,共有3个输入端。全加器仍然是一个1比特加法器电路,与半加器相比只是多了一个低位进位数端。
比较器有两种电路:一是大小比较器,二是同比较器。大小比较器电路有3个输出端,一个是A=B输出端,二是A>B输出端,三是A<B输出端。对于多位比较器,在进行比较时,从最高位向下一位一位地比较,当比较到哪一位有结果时便有输出信号,若比完最后一位仍然是相等的话,就是A=B,输出端输出高电平。
判奇、判偶电路的输入端有多个,具体输入端数量视具体电路而定,但是这种电路的输出端只有一个。判奇电路的输出端状态是:当输出端为1时,说明输入信号中高电平1的数目为奇数。对于判偶电路而言,当输出端为0时,说明输入信号中高电平1的数目为偶数。它们都存在着键控输入电路,其基本工作原理是相同的。
从广义角度上讲,译码器的功能是将一种编码转换到另一种编码,译码是编码的反过程。二十进制译码器电路所输出的控制信号仍然是一组高、低电平组合信号,只是十进制数中的控制信号,这一组控制信号通过显示驱动电路和显示器件才能显示出十进制数中的数字。
数字式显示电路主要由译碣器、驱动器电路和显示器3个部分组成。译码器电路要将二进制数码转换成数码管能够接收的控制信号,驱动电路的作用是加大这一控制信号,显示器显示十进制数字或其他字符。
在下列对的题号上打个“√”,错的题号上打个“×”,并加以更正。
组合逻辑电路简称组合电路,这种TSL1612电路的特点是:电路中的某一输出端在某一时刻的输出状态仅由该时刻的电路输入端状恋决定,与电路原状态无关。组合逻车能。组合逻辑电路包括:二是比较器电路,三是判奇偶电路,四是数据选择器,五是编码器电路,六是译码器电路,七是显示器电路。
半加器电路可完成两个一位二进数的求和运算。半加器是一个由加数、被加数、和数、向高位进位数组成的运算器,它仅考虑本位数相加,不考虑低位来的进位。全加器比半加器电路多一个输入端,共有3个输入端。全加器仍然是一个1比特加法器电路,与半加器相比只是多了一个低位进位数端。
比较器有两种电路:一是大小比较器,二是同比较器。大小比较器电路有3个输出端,一个是A=B输出端,二是A>B输出端,三是A<B输出端。对于多位比较器,在进行比较时,从最高位向下一位一位地比较,当比较到哪一位有结果时便有输出信号,若比完最后一位仍然是相等的话,就是A=B,输出端输出高电平。
判奇、判偶电路的输入端有多个,具体输入端数量视具体电路而定,但是这种电路的输出端只有一个。判奇电路的输出端状态是:当输出端为1时,说明输入信号中高电平1的数目为奇数。对于判偶电路而言,当输出端为0时,说明输入信号中高电平1的数目为偶数。它们都存在着键控输入电路,其基本工作原理是相同的。
从广义角度上讲,译码器的功能是将一种编码转换到另一种编码,译码是编码的反过程。二十进制译码器电路所输出的控制信号仍然是一组高、低电平组合信号,只是十进制数中的控制信号,这一组控制信号通过显示驱动电路和显示器件才能显示出十进制数中的数字。
数字式显示电路主要由译碣器、驱动器电路和显示器3个部分组成。译码器电路要将二进制数码转换成数码管能够接收的控制信号,驱动电路的作用是加大这一控制信号,显示器显示十进制数字或其他字符。