输入触发波形
发布时间:2012/12/7 20:17:52 访问次数:1015
关于RS触发器识图主要EP3C16F256C8N说明下列几点。
(1)RS触发器共有两个稳定状态,即Q=0、Q=1和Q=l、Q=0稳定状态。正常情况下,Q和Q输出状态始终是相反的,无论哪种RS触发器都必须具有这样的逻辑功能。
(2 )RS触发器电路可以是集成电路型的,也可以用分立元器件构成,它们的逻辑功能是相同的。
(3)构成RS触发器的基本电路是逻辑门电路,采用不同的逻辑门时RS触发器的逻辑功能虽然相同,但对输入端的触发电平而言有所不同。当采用正与非门构成RS触发器时,输入端的触发电平为低电平0,高电平触发是无效的,即用高电平1触发时RS触发器输出状态不会改变。如果采用正或非门构成RS触发器时,输入端必须采用高电平l来触发,低电平0触发无效。具体某一个RS触发器用什么电平来触发,在它的图形符号中已经表示出来。
(4)瓦、百为低电平有效触发,R、S为高电平有效触发。
(5)无论RS触发器原先在什么状态,当瓦端置负脉冲(R=0)或给R置1触发时,都可使触发器处于Q=O、Q=1状态,即为O态,所以这叫做触发器置0,瓦或R称为复位端或称为置0输入端。数字系统电路中的清零就是同这一样的道理。
(6)无论RS触发器原先在什么状态,当给百端置负脉冲(S=O)或给S置1触发时,都可使触发器处于l态,即Q=1、Q=0。此时,称触发器置l,i端或S端称为置1输入端或置位端。
(7)图8-43所示是输入触发波形示意图。其中,图8-43(a)所示是茛、百触发波形示意图。从图中可看出,只有当第一次波形从高电平变换到低电平时,即脉冲下降的后延处RS触发器才翻转,为有效触发。如果i有效触发后RS触发器输出0态,此时茛再出现低电平触发,见图中的“2”处,触发器仍然保持输出0态,这说明第二次的页低电平触发无效。同样的道理,在百出现第一次有效触发后,触发器输出l态,百再次出现低电平0触发时,RS触发器仍然输出1态。
图8-43(b)所示是R.S触发波形示意图。它与图8-43(a)的不同之处是有效触发为高电平1,即脉冲上升时的前沿为有效触发。
关于RS触发器识图主要EP3C16F256C8N说明下列几点。
(1)RS触发器共有两个稳定状态,即Q=0、Q=1和Q=l、Q=0稳定状态。正常情况下,Q和Q输出状态始终是相反的,无论哪种RS触发器都必须具有这样的逻辑功能。
(2 )RS触发器电路可以是集成电路型的,也可以用分立元器件构成,它们的逻辑功能是相同的。
(3)构成RS触发器的基本电路是逻辑门电路,采用不同的逻辑门时RS触发器的逻辑功能虽然相同,但对输入端的触发电平而言有所不同。当采用正与非门构成RS触发器时,输入端的触发电平为低电平0,高电平触发是无效的,即用高电平1触发时RS触发器输出状态不会改变。如果采用正或非门构成RS触发器时,输入端必须采用高电平l来触发,低电平0触发无效。具体某一个RS触发器用什么电平来触发,在它的图形符号中已经表示出来。
(4)瓦、百为低电平有效触发,R、S为高电平有效触发。
(5)无论RS触发器原先在什么状态,当瓦端置负脉冲(R=0)或给R置1触发时,都可使触发器处于Q=O、Q=1状态,即为O态,所以这叫做触发器置0,瓦或R称为复位端或称为置0输入端。数字系统电路中的清零就是同这一样的道理。
(6)无论RS触发器原先在什么状态,当给百端置负脉冲(S=O)或给S置1触发时,都可使触发器处于l态,即Q=1、Q=0。此时,称触发器置l,i端或S端称为置1输入端或置位端。
(7)图8-43所示是输入触发波形示意图。其中,图8-43(a)所示是茛、百触发波形示意图。从图中可看出,只有当第一次波形从高电平变换到低电平时,即脉冲下降的后延处RS触发器才翻转,为有效触发。如果i有效触发后RS触发器输出0态,此时茛再出现低电平触发,见图中的“2”处,触发器仍然保持输出0态,这说明第二次的页低电平触发无效。同样的道理,在百出现第一次有效触发后,触发器输出l态,百再次出现低电平0触发时,RS触发器仍然输出1态。
图8-43(b)所示是R.S触发波形示意图。它与图8-43(a)的不同之处是有效触发为高电平1,即脉冲上升时的前沿为有效触发。
上一篇:分元器件RS触发器电路
上一篇:同步RS触发器的特点
热门点击