位置:51电子网 » 技术资料 » 计算机技术

右移位寄存器

发布时间:2012/12/9 13:21:31 访问次数:2264

   右移位寄存器电路不仅能够75NF75寄存输入数码,而且能够对输入数码进行向右的移位。图8-80所示是右移位寄存器电路。电路中,4个D触发器串联使用,其中D4是最高位,Dl是最低位,这里D4是寄存器的数码输入端。从图中可看出,高位的D触发器输出端Q接到低一位的D触发器输入端D,每一个D触发器的RD端相连接,这是寄存器置0端。CP端是移位脉冲输入端,Q4~Ql是寄存器的并行输出端,另外Ql可作为这一寄存器的串行输出端。
    1.电路工作原理分析
    使用这种右移位寄存器之前,先给RD端置负脉冲,使寄存器置0,即Q4、Ql都输出0。这里设输入数码是1101,注意输入数码各位情况如下所示:
    2.串行输入概念
    从上面的电路分析可知,输入端的输入数码1101是通过CP的作用,一个数码一个数码地输入。通过4个CP的作用才将1101数码输入,这种输入方式称为串行输入。
    3.并行输入概念
    与串行输入方式不同的是并行输入方式,如将一个四位数码1101 -次性同步输入到一个寄存器电路中,这种输入方式称为并行输入方式。
    4.串行输出概念
    在上面的右移位寄存器电路中,Ql是串行输出端,从上面介绍中已知,当第四个CP作用后,Ql=l,如果有第五个CP作用,则Ql输出的1要移出(输出)而变成Ql=0,再有一个CP作用Ql输出端的0也要移出。这种一个数码一个数码的输出称为串行输出。
    5.并行输入概念
    前面的数码寄存器中,输入数码是从IO~13端输入的,各输入端数码是同步输入到寄存器电路中的,这种输入方式称为并行输入方式。
    6.并行输出概念
    右移位寄存器中,Q4~Ql这4个输出端是并行的,这4个输出端的输出状态在同一个
CP作用下是同步变化(输出)的,这种输出方
式称为并行输出方式。
    上面介绍的右移位寄存器具有一个输入方式、两个输出方式,所以称为串行输入、串行输出、并行输出右移位寄存嚣。
   右移位寄存器电路不仅能够75NF75寄存输入数码,而且能够对输入数码进行向右的移位。图8-80所示是右移位寄存器电路。电路中,4个D触发器串联使用,其中D4是最高位,Dl是最低位,这里D4是寄存器的数码输入端。从图中可看出,高位的D触发器输出端Q接到低一位的D触发器输入端D,每一个D触发器的RD端相连接,这是寄存器置0端。CP端是移位脉冲输入端,Q4~Ql是寄存器的并行输出端,另外Ql可作为这一寄存器的串行输出端。
    1.电路工作原理分析
    使用这种右移位寄存器之前,先给RD端置负脉冲,使寄存器置0,即Q4、Ql都输出0。这里设输入数码是1101,注意输入数码各位情况如下所示:
    2.串行输入概念
    从上面的电路分析可知,输入端的输入数码1101是通过CP的作用,一个数码一个数码地输入。通过4个CP的作用才将1101数码输入,这种输入方式称为串行输入。
    3.并行输入概念
    与串行输入方式不同的是并行输入方式,如将一个四位数码1101 -次性同步输入到一个寄存器电路中,这种输入方式称为并行输入方式。
    4.串行输出概念
    在上面的右移位寄存器电路中,Ql是串行输出端,从上面介绍中已知,当第四个CP作用后,Ql=l,如果有第五个CP作用,则Ql输出的1要移出(输出)而变成Ql=0,再有一个CP作用Ql输出端的0也要移出。这种一个数码一个数码的输出称为串行输出。
    5.并行输入概念
    前面的数码寄存器中,输入数码是从IO~13端输入的,各输入端数码是同步输入到寄存器电路中的,这种输入方式称为并行输入方式。
    6.并行输出概念
    右移位寄存器中,Q4~Ql这4个输出端是并行的,这4个输出端的输出状态在同一个
CP作用下是同步变化(输出)的,这种输出方
式称为并行输出方式。
    上面介绍的右移位寄存器具有一个输入方式、两个输出方式,所以称为串行输入、串行输出、并行输出右移位寄存嚣。
相关技术资料
12-13电阻器的特性和功能
12-9右移位寄存器
相关IC型号
75NF75
暂无最新型号

热门点击

 

推荐技术资料

电源变压器制作
    铁心截面积S=34mm×60mm, &nbs... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!